版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、以處理器架構(gòu)而言,多核架構(gòu)正逐步取代傳統(tǒng)的單核架構(gòu),并在嵌入式領(lǐng)域得到廣泛的應(yīng)用。多核處理器通過合理的任務(wù)調(diào)度和劃分,充分挖掘任務(wù)并行性,可以實(shí)現(xiàn)處理器性能的提升。但是對于大多數(shù)應(yīng)用,任務(wù)的并行性是有限的,因此處理器核數(shù)的增加并不總能帶來性能的同比提升。為了進(jìn)一步提升性能,一個(gè)方案是將專用的或者可重構(gòu)的硬件加速部件與處理器耦合,令其協(xié)同工作。本文針對已有方案的優(yōu)缺點(diǎn),創(chuàng)新性的提出了一種異構(gòu)運(yùn)算陣列的架構(gòu)設(shè)計(jì),很好的兼顧了硬件加速部件的高
2、效性與靈活性。
另一方面,存儲器管理和數(shù)據(jù)處理是多核處理器架構(gòu)設(shè)計(jì)中的一個(gè)具有挑戰(zhàn)性的方向,很大程度上影響著多核處理器的性能。隨著處理器核數(shù)的增加,分布式共享存儲體系已經(jīng)逐漸成為研究趨勢。本文對一種基于分布式共享存儲體系的多核處理器架構(gòu)進(jìn)行研究,并對比評估系統(tǒng)性能。
本文的主要工作內(nèi)容和創(chuàng)新可以歸納為以下幾點(diǎn):
(1)適用于運(yùn)算陣列的雙層片上網(wǎng)絡(luò)互聯(lián)
本文提出了一種以片上網(wǎng)絡(luò)作為內(nèi)部互聯(lián)方式的異構(gòu)
3、運(yùn)算陣列,并且有效的融合了包交換網(wǎng)絡(luò)與電路交換網(wǎng)絡(luò)。在通過包交換網(wǎng)絡(luò)對陣列進(jìn)行靈活配置的同時(shí),也實(shí)現(xiàn)了基于電路交換網(wǎng)絡(luò)的高效數(shù)據(jù)傳輸。這種雙層片上網(wǎng)絡(luò)的互聯(lián)方式也使得異構(gòu)運(yùn)算陣列具有易擴(kuò)展的特點(diǎn),同時(shí)能夠在多核處理器中高度共享。
(2)影子寄存器文件映射
本文基于片上網(wǎng)絡(luò)和多核處理器的特點(diǎn),將異構(gòu)運(yùn)算陣列和多核處理器的通信接口映射在了處理器的影子寄存器文件上。處理器通過讀寫寄存器文件就能對運(yùn)算陣列進(jìn)行訪問,簡化了處理
4、器與運(yùn)算陣列之間的協(xié)作方式。寄存器文件本身進(jìn)行了可配置擴(kuò)展,在提供通信接口的同時(shí)也提升了數(shù)據(jù)局部性。
(3)嵌入式應(yīng)用單元設(shè)計(jì)
本文對多媒體和通信這兩類主要的嵌入式應(yīng)用進(jìn)行研究,設(shè)計(jì)專用的硬件加速單元以提升運(yùn)算性能。但是這類單元本身具有一定的可配置性,同時(shí)在運(yùn)算陣列中也提供加法器和乘法器等通用單元,從而兼顧了陣列單元的高效性和靈活性。
(4)24核處理器芯片實(shí)現(xiàn)與應(yīng)用實(shí)例
本文完成了異構(gòu)運(yùn)算陣列與
5、24核處理器的系統(tǒng)集成,并在硬件RTL級設(shè)計(jì)和驗(yàn)證后,進(jìn)一步完成了芯片實(shí)現(xiàn)與測試。多核處理器系統(tǒng)采用了TSMC65納米低功耗工藝庫,并基于ICC ILM層次化設(shè)計(jì)流程實(shí)現(xiàn)布局布線。芯片包含兩種四核簇狀結(jié)構(gòu),具有異構(gòu)運(yùn)算陣列的稱為簇Ⅰ,沒有的稱為簇Ⅱ,共有四個(gè)簇狀Ⅰ和兩個(gè)簇狀Ⅱ。芯片面積為4mm*4.7mm,其中單個(gè)異構(gòu)運(yùn)算陣列的面積為965um*742um,在1.2V供電電壓下最大時(shí)鐘頻率為850MHz。
(5)分布式共享存儲
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 多核處理器關(guān)鍵技術(shù)研究——單核及核間通訊的架構(gòu)與實(shí)現(xiàn).pdf
- 異構(gòu)多核網(wǎng)絡(luò)處理器中高性能共享存儲器系統(tǒng)關(guān)鍵技術(shù)研究.pdf
- 嵌入式多核處理器設(shè)計(jì)與實(shí)現(xiàn)關(guān)鍵技術(shù)研究.pdf
- 多核網(wǎng)絡(luò)處理器中定制控制處理器關(guān)鍵技術(shù)研究.pdf
- 基于指令插入技術(shù)的多核處理器調(diào)試系統(tǒng)關(guān)鍵技術(shù)研究與實(shí)現(xiàn).pdf
- 多核處理器關(guān)鍵技術(shù)研究——h.264解碼器的實(shí)現(xiàn)與優(yōu)化
- 多核處理器關(guān)鍵技術(shù)研究——LTE下行信道Turbo譯碼的實(shí)現(xiàn).pdf
- 多核網(wǎng)絡(luò)處理器驅(qū)動(dòng)軟件關(guān)鍵技術(shù)研究.pdf
- 多核處理器關(guān)鍵技術(shù)研究——LTE信道估計(jì)及均衡器的實(shí)現(xiàn).pdf
- 基于多核處理器的圖像處理技術(shù)研究與實(shí)現(xiàn).pdf
- SDR處理器關(guān)鍵技術(shù)研究.pdf
- 飛控固態(tài)存儲器的設(shè)計(jì)及關(guān)鍵技術(shù)研究.pdf
- 共享高速緩存多核處理器的關(guān)鍵技術(shù)研究.pdf
- 多核處理器映射關(guān)鍵技術(shù)研究——映射工具框架及任務(wù)劃分技術(shù)研究.pdf
- 基于相變存儲器的混合存儲系統(tǒng)關(guān)鍵技術(shù)研究.pdf
- 多核網(wǎng)絡(luò)處理器數(shù)據(jù)推拉總線協(xié)議關(guān)鍵技術(shù)與實(shí)現(xiàn).pdf
- 多核SoC存儲器設(shè)計(jì)與實(shí)現(xiàn).pdf
- 面向多核架構(gòu)的浮點(diǎn)協(xié)處理器設(shè)計(jì)技術(shù)研究.pdf
- 面向多核處理器的數(shù)據(jù)流程序編譯關(guān)鍵技術(shù)研究.pdf
- 多核網(wǎng)絡(luò)處理器軟硬件協(xié)同驗(yàn)證關(guān)鍵技術(shù)研究.pdf
評論
0/150
提交評論