微型化高速信號處理與存儲系統(tǒng)一體化設(shè)計.pdf_第1頁
已閱讀1頁,還剩75頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、應(yīng)用于微型SAR系統(tǒng)等領(lǐng)域的小型化數(shù)字信號處理系統(tǒng)一般為專用化設(shè)計,設(shè)計成本高、研制周期長。針對機載小型雷達系統(tǒng)要求,本文設(shè)計了一種微小型化數(shù)字信號處理系統(tǒng),將數(shù)據(jù)接收、數(shù)據(jù)分發(fā)、實時處理、實時存儲功能集成在一塊板卡上,板卡尺寸為180mm×120mm,具有小型化、輕量化、低功耗化、高性能的特點。本文主要工作如下:
  1、針對微型化、高性能化的需求設(shè)計了雙DSP+FPGA的通用化結(jié)構(gòu)。首先,分析了系統(tǒng)所要達到的性能要求,對系統(tǒng)所

2、需具備的功能進行模塊化設(shè)計,分為四個模塊:控制模塊、實時處理模塊、數(shù)據(jù)緩存模塊和數(shù)據(jù)存儲模塊;然后,提出了數(shù)字信號處理板卡的結(jié)構(gòu)設(shè)計,分析了信號處理板卡能達到的性能,對FPGA芯片、DSP芯片、實時緩存模塊、實時存儲模塊進行芯片選型,選擇DDR3作為板卡的緩存芯片,選擇CF卡作為存儲模塊的芯片;最后,設(shè)計了一種基于SRIO接口的板卡間互聯(lián)方式,傳輸速率高,連接緊湊,可靠性高,有利于實現(xiàn)板卡功能擴展。
  2、設(shè)計開發(fā)了信號處理板。

3、實現(xiàn)了雙TMS320C6678和Virtex-6 FPGA的外圍電路、雙DSP間HyperLink高速互連電路,板間基于SRIO接口的高速互連電路。提出了AD9516-3+CDCLVP1204的時鐘解決方案和多種類電源供電方案。
  3、完成了 PCB設(shè)計、制作和調(diào)試,對關(guān)鍵模塊性能進行了測試驗證。PCB布局采用模塊化思路,解決了有限尺寸內(nèi)多器件的布局難題;采用多層PCB板設(shè)計,解決了多種高速信號線的布線難題。在研制完成PCB基礎(chǔ)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論