2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩66頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、近年來,隨著移動互聯(lián)網(wǎng)設(shè)備的快速普及,對移動處理器性能和功耗的要求越來越高,動態(tài)電源電壓調(diào)節(jié)技術(shù)很好的實現(xiàn)了這兩個優(yōu)點。但是作為移動處理器的重要組成模塊:靜態(tài)隨機(jī)存取存儲器(Static Random Access Memory,SRAM),當(dāng)其工作在寬電壓時,其時序控制電路的設(shè)計存在著兩個重要問題:一、低電壓下局部工藝變化增大導(dǎo)致時序電路的延遲變化增大,增大了關(guān)鍵路徑延遲,降低芯片性能;二、由于傳統(tǒng)時序電路對電壓的跟蹤性不佳,當(dāng)電壓高

2、低變化時,SRAM出現(xiàn)讀錯誤。
  針對這兩個問題,本文首先研究了時序控制電路對SRAM讀關(guān)鍵路徑的影響,對時序控制電路在寬電壓下工作時受工藝變化的影響做了分析,同時詳細(xì)調(diào)研了傳統(tǒng)時序控制電路及現(xiàn)有的幾種改進(jìn)的時序控制電路。然后提出了一種抗工藝變化的寬電壓復(fù)制位線技術(shù),該技術(shù)分為兩部分電路:一、采用并行放電的局部復(fù)制位線技術(shù),有效減少了低電壓下局部工藝變化帶來的時序電路延遲變化,相比現(xiàn)有的復(fù)制位線技術(shù),該技術(shù)不增加任何額外延遲,提

3、高了讀性能;二、采用基于BIST測試的可調(diào)延遲的分級復(fù)制位線技術(shù),通過在不同電壓下分別調(diào)節(jié)復(fù)制位線的放電單元數(shù)目,使時序電路在寬電壓范圍內(nèi)都有最優(yōu)的輸出延遲,實現(xiàn)了對電壓的跟蹤,相比傳統(tǒng)采用可調(diào)反相器鏈來調(diào)節(jié)延遲的方法,該方案有著更好的溫度跟蹤性,同時不需要額外的版圖面積。
  基于SMIC40nm CMOS工藝,本文參與完成了一款64Kbits的寬電壓SRAM設(shè)計,負(fù)責(zé)完成時序控制模塊設(shè)計。通過仿真和測試,結(jié)果表明:本文設(shè)計的S

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論