2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩78頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著工藝技術(shù)水平的不斷提升,單個芯片上集成的器件單元數(shù)量急劇增加,芯片面積不斷增大。單元間連線的增長既影響工作速度又占用大量面積,嚴(yán)重影響集成電路集成度和速度的進(jìn)一步提高。于是,三維(Three Dimensional,3D)集成技術(shù)應(yīng)運而生。三維集成電路通過硅通孔實現(xiàn)垂直方向上的互連,能夠有效地減少芯片面積、提高封裝密度、改善芯片的工作速度、降低芯片功耗和延時。但隨著芯片復(fù)雜度的增加,制造成本、測試問題、故障概率、熱量引起的可靠性等一

2、系列問題變得異常突出。在這眾多問題中,如何縮短3D芯片的測試時間以降低成本,重要性日益凸顯,已經(jīng)成為了研究的熱點。本文主要的目的是通過對3D芯片掃描鏈的優(yōu)化設(shè)計來降低測試時間。主要貢獻(xiàn)和創(chuàng)新點如下:
  1.對故障覆蓋率影響下的單次“綁定中測試”并行測試技術(shù)進(jìn)行研究。為減少3D芯片“綁定中測試”的測試時間,降低測試成本,本文以裸片疊裸片(Die-to-Die)的堆疊方式為例,以“綁定中測試”階段的3D半成品芯片為被測對象。在TAM

3、寬度的限制下,考慮各個芯核故障覆蓋率的不同要求,研究故障覆蓋率對多掃描鏈均衡設(shè)計的影響,進(jìn)而提出了基于貪心策略的“綁定中測試”并行測試區(qū)間優(yōu)化算法,綜合考慮故障覆蓋率和掃描鏈長度這兩個因素,縮短單次“綁定中測試”的測試時間,降低測試成本。在ITC'02SoC基準(zhǔn)電路上的實驗結(jié)果表明,本章方法比只單純考慮均衡掃描鏈長度的方法最高降低了29.76%的測試時間。
  2.提出了基于芯核分層布圖的3D芯片掃描鏈協(xié)同優(yōu)化設(shè)計。利用基于芯核分

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論