基于JESD204B協(xié)議的高速串行數(shù)據(jù)傳輸接口的設(shè)計與實現(xiàn)方法研究.pdf_第1頁
已閱讀1頁,還剩83頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、數(shù)據(jù)轉(zhuǎn)換器一直是連接模擬世界(自然界)與數(shù)字世界的橋梁,廣泛應(yīng)用于各種學(xué)科領(lǐng)域及日常生活中,高性能ADC/DAC一直是人類不斷追求的目標(biāo)。隨著轉(zhuǎn)換器速度和分辨率不斷提高,對于效率更高的數(shù)字接口的需求也隨之增長,傳統(tǒng)的CMOS和LVDS產(chǎn)品越來越不能滿足需求,JESD204接口應(yīng)運而生,該接口主要用作FPGA的通用接口(也可能用于ASIC),可大力推進(jìn)無線基礎(chǔ)設(shè)施收發(fā)器、軟件定義無線電、醫(yī)療成像系統(tǒng)、雷達(dá)和安全通信等發(fā)展,具有極高的實用性

2、[4]。
  本文分析了現(xiàn)有接口不足以及存在的問題,并列舉了新接口JESD204B的優(yōu)勢以及它必將取代LVDS接口成為未來高速高精度ADC/DAC與外部芯片進(jìn)行數(shù)據(jù)通信的主要接口的可能性。然后對協(xié)議進(jìn)行了分析,分析了協(xié)議功能將協(xié)議切分為多個邏輯清晰的子模塊,提出協(xié)議架構(gòu)和各子模塊接口,確定信號名以及位寬和工作原理等,并對協(xié)議各子模塊功能進(jìn)行RTL級實現(xiàn),成功實現(xiàn)協(xié)議功能,并針對協(xié)議源碼進(jìn)行了軟件功能仿真完成協(xié)議前端設(shè)計,軟件仿真驗

3、證可確保設(shè)計功能上滿足設(shè)計要求,但并不能驗證設(shè)計在實際工作條件下能否滿足要求。所以,進(jìn)而本課題使用Xilinx公司的搭載有Virtex7系列FPGA的原型驗證板VC707上對協(xié)議進(jìn)行了原型驗證,提出了可行的原型驗證方案,模擬芯片實際工作環(huán)境試圖對設(shè)計進(jìn)行完整可靠的驗證,驗證結(jié)果具有較高的可靠性。
  論文的創(chuàng)新在于:1.本協(xié)議本身具有一定的新穎性,國內(nèi)特別是高校對于該協(xié)議研究較少,產(chǎn)業(yè)界尚處于研發(fā)階段,本文對于該協(xié)議的實現(xiàn)具有一定

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論