版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、交流信號電平移位電路0推薦交流信號可由多種信號源產(chǎn)生,其中不少信號源與諸如TTL等最常用的接口電壓不兼容。人們通常使用電容來耦合AC信號,因為電容耦合能濾除直流分置電平。但是電容耦合有時不適用,這是因為被耦合的信號電壓在地電平上下擺動,所以必須增加直流偏置,以使被耦合的信號與接口電壓兼容。此外,被耦合的信號所含的直流電壓分量VDC隨脈沖寬度變化而變化。當被耦合的信號振幅較大時,這種直流變化會對接口電壓產(chǎn)生干擾。本電路能測量直流偏置,對電
2、容耦合的信號進行相應補償,并增加直流電平調(diào)節(jié)功能,從而能實現(xiàn)信號接口(圖1)。R1和C2構(gòu)成低通濾波器(f3dB=0.312Hz),用以測量輸入信號的直流分量。其轉(zhuǎn)移方程如下:當R1R2=R3和RF=RG時,VDC就轉(zhuǎn)移至輸出信號VA,這是由于VDC被乘以12(2)=1,即增益為1。相同電阻值的輸出電壓包含了VREF;這樣,輸出信號的電平就被移位了VREF,而不是VREF加上VDC。當輸入信號的占空比變化,而不是輸出電壓隨占空比變化時,
3、運算放大器使輸出電壓電平保持恒定不變。VDC的增益必定為1,以便抵消交流耦合后的電壓漂移。參考電壓的增益可能大于1。例如,若R1R2=3R3和RF=3RG,則直流分量為14(4)=1,而參考電壓增益為34(4)=3。VREF可能為正電壓也可能為負電壓,因此可以用本電路來獲得TTL、CMOS或ECL邏輯電平。C1和R4構(gòu)成的時間常數(shù)必須足夠大,以便使最低頻率信號能夠無失真地通過。只要運算放大器能驅(qū)動R4而不損失過多信號振幅,對R4的阻值沒
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于低延時電平移位電路的半橋驅(qū)動芯片設(shè)計.pdf
- 600V高壓電平移位電路的分析與設(shè)計.pdf
- 600V高壓柵驅(qū)動芯片中電平移位電路的分析與設(shè)計.pdf
- 4電平指示電路
- 雙向循環(huán)移位電路設(shè)計
- 高速電路 接口電平最佳詳解
- led電平指示器電路
- 三電平逆變器igbt驅(qū)動電路電磁兼容研究
- 移位相加8位硬件乘法器電路設(shè)計
- 課題六 、 移位寄存器電路的設(shè)計與安裝
- 眼眶腫瘤性眼球水平移位與機體融合代償?shù)南嚓P(guān)性研究.pdf
- 設(shè)計8位雙向移位寄存器電路
- 畢業(yè)設(shè)計--高電平調(diào)幅電路應用與研究
- 8位串入并出移位寄存器電路的設(shè)計
- 廣告彩燈控制電路設(shè)計(移位寄存器)[1]
- 中高壓變頻多電平逆變電路的研究.pdf
- 移位與循環(huán)移位指令--習題
- 側(cè)方移位
- 基于三電平拓撲電路的五電平變頻器控制系統(tǒng)及其應用研究.pdf
- 移位相加8位硬件乘法器電路設(shè)計66947
評論
0/150
提交評論