版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著半導(dǎo)體技術(shù)和系統(tǒng)設(shè)計技術(shù)的發(fā)展,傳統(tǒng)單片機(jī)由于其尺寸、功耗、一些專有特性已經(jīng)難以滿足一些場合的需要.SOC技術(shù)以其成本低、功耗小、集成度高的優(yōu)勢正廣泛地應(yīng)用于嵌入式系統(tǒng)中.本文研究了SOC的設(shè)計方法和開發(fā)技術(shù),利用硬件描述語言,設(shè)計并實(shí)現(xiàn)了8位CISC結(jié)構(gòu)的CPU并在FPGA上驗(yàn)證.論文從CPU的總體結(jié)構(gòu)到局部功能的實(shí)現(xiàn)采用了自頂向下的設(shè)計方法和模塊化的設(shè)計思想.通過對操作碼和操作數(shù)的分析確定CPU的數(shù)據(jù)路徑和CPU的內(nèi)部結(jié)構(gòu).CP
2、U核分成ALU、控制器和功能寄存器模塊三個部分.ALU采用組合電路的設(shè)計方法,支持MCS51指令集中所有算術(shù)運(yùn)算和邏輯運(yùn)算;控制器主要對指令碼進(jìn)行解析,控制管理執(zhí)行單元的動作和時序,在設(shè)計中應(yīng)用了微程序控制思想和狀態(tài)機(jī)的設(shè)計方法;在寄存器模塊中集成了構(gòu)成數(shù)據(jù)路徑的所有寄存器和多路選擇器,這些多路選擇器受控制器信號的控制,構(gòu)成了數(shù)據(jù)路徑中的數(shù)據(jù)傳輸部分.由于現(xiàn)代集成電路制造工藝的進(jìn)步,片上可用的資源大大增加,所以整個IP核的地址和數(shù)據(jù)線采
3、用并行設(shè)計,每個地址和數(shù)據(jù)線都走專有的通道.這樣做簡化了時序設(shè)計的復(fù)雜性同時提高了系統(tǒng)的速度.對傳送到RAM的地址和數(shù)據(jù)采用雙沿觸發(fā)的方式,在系統(tǒng)時鐘下降沿送出地址或數(shù)據(jù),在上升沿的時候RAM讀入或?qū)懗鰯?shù)據(jù),保證了系統(tǒng)可以穩(wěn)定的讀寫數(shù)據(jù).為了確保時序,系統(tǒng)在整體上采用同步設(shè)計,在局部利用組合電路提高速度.與MCS51單片機(jī)相比,每個指令所需要的系統(tǒng)時鐘數(shù)僅是相同指令51單片機(jī)的1/12,速度有了大幅度提升.系統(tǒng)的指令集與MCS51指令集
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 八位MCU IP核的設(shè)計與應(yīng)用.pdf
- 八位微控制器IP核的研究與設(shè)計.pdf
- 八位微處理器IP核設(shè)計與研究.pdf
- 八位RISC微控制器IP核設(shè)計.pdf
- 八位嵌入式RISC MCU IP核設(shè)計研究.pdf
- 八位微控制器IP核的設(shè)計與FPGA原型驗(yàn)證研究.pdf
- 八位RISC-CPU設(shè)計和實(shí)現(xiàn).pdf
- 八位MCU的UART設(shè)計.pdf
- 八位教學(xué)模型機(jī)的研究與設(shè)計.pdf
- 一種八位MCU的設(shè)計.pdf
- 8位CPU軟核設(shè)計與應(yīng)用研究.pdf
- DAC基礎(chǔ)研究及八位DAC的設(shè)計.pdf
- 8位MCU IP核的設(shè)計與應(yīng)用.pdf
- 16位DSP IP核的設(shè)計與驗(yàn)證技術(shù).pdf
- 高速八位RISC微控制器內(nèi)核設(shè)計.pdf
- 4位RISC MCU IP軟核的設(shè)計研究.pdf
- 畢業(yè)設(shè)計----八位智力搶答器
- 八位微控制器中低耗技術(shù)研究與設(shè)計.pdf
- 基于八位微控制器的RTOS研究與實(shí)現(xiàn).pdf
- 2048位RSA協(xié)處理器IP核的研究與設(shè)計.pdf
評論
0/150
提交評論