版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著數(shù)字信號(hào)處理帶寬、性能、算法的不斷提升,必然對(duì)前端的信號(hào)采集模塊提出更高的要求。決定信號(hào)采集模塊性能的各項(xiàng)指標(biāo)包括分辨率、采樣速率、采樣通道帶寬、信噪比、無雜散動(dòng)態(tài)范圍等,這些指標(biāo)與系統(tǒng)實(shí)現(xiàn)所采用的方案、電路組成、器件性能、控制方式等緊密聯(lián)系。本次設(shè)計(jì)為了解決某基帶信號(hào)采樣任務(wù),研制了一款采樣率1Gsps,模擬信號(hào)帶寬200MHz的數(shù)據(jù)采集板卡。
本次設(shè)計(jì)主要解決的問題有:
1.高信噪比、高動(dòng)態(tài)范圍、信號(hào)增益與衰
2、減可控的高速模擬信號(hào)通道的設(shè)計(jì)與實(shí)現(xiàn);
2.高穩(wěn)、高精、低抖動(dòng)的時(shí)鐘分配電路的設(shè)計(jì)與實(shí)現(xiàn);
3.高速AD雙通道組合采樣的設(shè)計(jì)與控制邏輯實(shí)現(xiàn);
4.基于DDR2 SDRAM SO-DIMM模組的數(shù)據(jù)存儲(chǔ)設(shè)計(jì)與控制邏輯實(shí)現(xiàn);
5.基于PCI局部總線接口的電路設(shè)計(jì)與控制邏輯實(shí)現(xiàn);
本次設(shè)計(jì)提出的創(chuàng)新點(diǎn)如下:
1.采用了獨(dú)立的采樣時(shí)鐘發(fā)生電路,實(shí)現(xiàn)了高信噪比與采樣時(shí)鐘的精確可調(diào);
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 高速采集存儲(chǔ)板卡設(shè)計(jì).pdf
- 基于CPCIe的高速多通道信號(hào)采集板卡的設(shè)計(jì).pdf
- 基于HyperLynx的高速采集板卡SI設(shè)計(jì)與仿真.pdf
- 高速信號(hào)采集接收板設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的高速信號(hào)采集.pdf
- 基于USB接口的高速信號(hào)采集系統(tǒng)設(shè)計(jì).pdf
- 光纖多普勒拍頻信號(hào)高速采集系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的高速實(shí)時(shí)信號(hào)采集系統(tǒng)設(shè)計(jì).pdf
- 高速數(shù)據(jù)采集及信號(hào)處理.pdf
- 通用高速遙測(cè)接收位同步板卡設(shè)計(jì).pdf
- 基于DSP和USB的高速信號(hào)采集系統(tǒng)設(shè)計(jì).pdf
- 瞬態(tài)信號(hào)高速數(shù)據(jù)采集與處理.pdf
- 1.5gsps高速信號(hào)采集存儲(chǔ)系統(tǒng)設(shè)計(jì)
- 高速信號(hào)采集與存儲(chǔ)系統(tǒng)——采集板及操作系統(tǒng)設(shè)計(jì).pdf
- 高速信號(hào)采集與顯示系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)研究.pdf
- 高速CCD信號(hào)采集處理系統(tǒng)軟件設(shè)計(jì).pdf
- 多模式雷達(dá)成像信號(hào)處理板卡設(shè)計(jì).pdf
- 基于VPX總線的多通道高速信號(hào)采集模塊設(shè)計(jì).pdf
- 高速CCD信號(hào)采集處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的微弱信號(hào)高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論