2023年全國(guó)碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩70頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、隨著國(guó)家對(duì)大數(shù)據(jù)化戰(zhàn)略的大力發(fā)展,萬物互連的時(shí)代悄然來臨。而雷達(dá)作為信號(hào)采集傳輸?shù)妮d體,能夠?qū)崿F(xiàn)更遠(yuǎn)、更快、更精確的數(shù)據(jù)采集和處理。高速信號(hào)采集板卡又作為雷達(dá)的重要組成部分,在空間探索領(lǐng)域已經(jīng)變得越來越重要。為了能夠及時(shí)精準(zhǔn)的捕獲高空被探索物體的各項(xiàng)數(shù)據(jù),對(duì)于高速多通道的信號(hào)采樣技術(shù)的研究就具有越來越多的現(xiàn)實(shí)意義。
  本文通過對(duì)高速總線技術(shù)和多路信號(hào)采樣實(shí)現(xiàn)方式的研究,提出了一種基于CPCIe架構(gòu)的高速多通道信號(hào)采集板卡的設(shè)計(jì)方

2、案。方案中使用了xilinx公司virtex-6系列的FPGA作為主控制器,以TI公司推出的高性能雙通道ADC、DAC轉(zhuǎn)換芯片為信號(hào)采集回放單元,結(jié)合多片大容量的DDR3 SDRAM作為高速緩存單元,采用FPGA內(nèi)部集成的PCIe硬核解決方案來構(gòu)建CPCIe總線接口單元。對(duì)信號(hào)采集板卡的軟硬件進(jìn)行了詳細(xì)的介紹。采用了自頂向下的設(shè)計(jì)思路,對(duì)各個(gè)單元進(jìn)行了全面的仿真、測(cè)試和驗(yàn)證。板卡最高可以在100MHz采樣頻率下同時(shí)對(duì)4路模擬量信號(hào)進(jìn)行采

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論