版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、隨著集成電路工藝的進步,處理器系統(tǒng)的軟差錯率 SER(Soft Error Rate)將急劇增加,其原因包括以下幾方面因素:一、晶體管工作電壓的降低減小了集成電路噪聲容限,使芯片更易受瞬態(tài)故障的影響;二、處理器主頻的提高使其故障率增加;三、集成度的提高使得芯片中晶體管數(shù)量呈指數(shù)性增長,從而增加了芯片總體故障數(shù)量。據(jù) Premkishore預測,到2011年由于空間粒子輻射等原因造成的芯片軟差錯率可以與現(xiàn)在不加任何防護措施的存儲器相比。近
2、年來,處理器系統(tǒng)的可信性問題引起了業(yè)界極大關注,處理器的可信性已經(jīng)像高性能、低功耗一樣成為了人們關注的熱點。
Nicholas對分支指令的容錯行為進行了探索性研究,揭示了一個驚人屬性:大約40%的動態(tài)分支和50%的誤預測分支指令的執(zhí)行結果不影響程序的正確性,并稱之為Y-分支。本文對Y-分支進行擴展,提出 Y-行為研究的課題。Y-行為即與處理器有關的容錯行為,具體來說是指處理器及其組成部件或者處理器中運行的軟件本身所固有的容錯行
3、為。本文對處理器Y-行為及其相關高性能優(yōu)化機制進行深入研究,揭示處理器Y-行為,發(fā)掘其潛在的利用機制,促進處理器容錯技術與高性能技術的融合與發(fā)展。
首先,本文提出一種比較全面的處理器容錯技術分類方法。在此基礎上,以處理器容錯技術發(fā)展趨勢為線索,對目前流行的處理器結構、微結構容錯機制,以及不同層次上有代表性的最新研究成果作了介紹和分析。并對處理器容錯研究的技術趨勢及其發(fā)展方向進行了總結,包括:處理器結構/微結構級容錯行為的量化研
4、究,容錯/高性能/低功耗技術的融合與均衡,處理器Y-行為研究與應用等。
其次,通過 Y-行為樹對Y-行為進行了分類和描述,Y-行為可以分為軟件和硬件兩個不同的層次。處理器及其不同組成部件其 Y-行為各異,軟件層次 Y-行為不僅與應用程序本身的特點有關,而且與程序運行的處理器結構直接相關。
在此基礎上,首先研究了分支預測器結構級 Y-行為。其次,通過在結構級和指令級對應地進行故障注入,對具有代表性的桌面級和嵌入式應用中
5、典型基準分支指令的Y-行為,即 Y-分支進行了深入研究,對軟件層次 Y-行為的結構級因素進行了系統(tǒng)的分析和揭示。
再次,本文對程序結構級控制無關 Y-行為,即處理器的誤預測指令流重新匯聚到正確路徑設計了動態(tài)檢測機制,為控制無關 Y-行為的性能優(yōu)化奠定基礎。之后,圍繞高性能的主題,探討了基于控制無關 Y-行為的兩種高性能優(yōu)化機制——指令級與基本塊級動態(tài)重用,并描述了處理器微結構的具體實現(xiàn)。
最后,提出了獨特的基于硬件實
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 網(wǎng)絡處理器及其處理單元相關技術的研究.pdf
- 微處理器性能分析與優(yōu)化.pdf
- 基于函數(shù)動態(tài)重用的處理器性能優(yōu)化研究.pdf
- 面向多核處理器的虛擬機性能優(yōu)化.pdf
- 流處理器相變存儲器主存的性能優(yōu)化.pdf
- RISC處理器指令Cache設計及其優(yōu)化.pdf
- 基于異構多核處理器的視頻編碼去相關性研究.pdf
- 高性能X處理器浮點部件的實現(xiàn)和優(yōu)化.pdf
- 網(wǎng)絡處理器的同步優(yōu)化.pdf
- 處理器性能分析模型研究.pdf
- 高性能處理器電流測試的研究.pdf
- MIPS處理器目標代碼生成實現(xiàn)和相關優(yōu)化技術的研究.pdf
- 眾核處理器的并行編程模型性能分析與優(yōu)化.pdf
- 高性能處理器存取關鍵技術的設計與優(yōu)化.pdf
- Java處理器異構多核系統(tǒng)的基準測試與性能優(yōu)化.pdf
- 片上多處理器芯片上的SPX性能優(yōu)化研究.pdf
- 大規(guī)模并行處理器上資源與性能優(yōu)化的調度方法研究.pdf
- 亂序處理器訪存行為建模.pdf
- COTS微處理器軟件容錯性能的研究.pdf
- 基于網(wǎng)絡處理器的剖面分析優(yōu)化.pdf
評論
0/150
提交評論