版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、采用ΣΔ調(diào)制技術(shù)實(shí)現(xiàn)加速度計(jì)的閉環(huán)反饋,不僅結(jié)構(gòu)簡(jiǎn)單,帶寬高,易于采用CMOS工藝實(shí)現(xiàn),同時(shí)也得到了直接的數(shù)字輸出,所以ΣΔ調(diào)制技術(shù)是實(shí)現(xiàn)數(shù)字傳感器最好的方式。本論文在全面分析各種ΣΔ調(diào)制加速度計(jì)系統(tǒng)的基礎(chǔ)上,建立了二階及四階閉環(huán)ΣΔ調(diào)制加速度計(jì)系統(tǒng)的系統(tǒng)模型,設(shè)計(jì)出了相應(yīng)的接口電路實(shí)現(xiàn)這些系統(tǒng)。
閉環(huán)ΣΔ系統(tǒng)是一個(gè)非常復(fù)雜的混合信號(hào)反饋系統(tǒng)。結(jié)構(gòu)部分構(gòu)成一個(gè)二階低通濾波器,因此可以很方便的實(shí)現(xiàn)一個(gè)二階的閉環(huán)ΣΔ系統(tǒng)。在這個(gè)系
2、統(tǒng)中,接口電路需實(shí)現(xiàn)電容到電壓的轉(zhuǎn)換,信號(hào)放大及相位補(bǔ)償。信號(hào)經(jīng)一位或多位量化器實(shí)現(xiàn)數(shù)字化,并且把這些量化后的信號(hào)反饋回系統(tǒng)的輸入端,實(shí)現(xiàn)系統(tǒng)的力平衡反饋。在這個(gè)過(guò)程中,前端低通濾波器的輸出需經(jīng)過(guò)采樣后再量化,而且同時(shí)實(shí)現(xiàn)了噪聲整形,從而使噪聲轉(zhuǎn)移到了較高的頻率范圍內(nèi)。在MATLAB下建立系統(tǒng)模型并驗(yàn)證其性能,這個(gè)二階系統(tǒng)在頻率為500Hz的輸入信號(hào)下信噪比可達(dá)到84dB。通過(guò)單端和全差分兩種接口電路形式來(lái)實(shí)現(xiàn)這個(gè)二階系統(tǒng),在HSpic
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 閉環(huán)微加速度計(jì)高階Sigma-Delta調(diào)制ASIC電路的設(shè)計(jì).pdf
- 閉環(huán)微加速度計(jì)接口全差分asic電路的設(shè)計(jì)
- 閉環(huán)微加速度計(jì)接口全差分ASIC電路的設(shè)計(jì).pdf
- 高動(dòng)態(tài)范圍閉環(huán)微加速度計(jì)接口ASIC電路設(shè)計(jì).pdf
- 連續(xù)時(shí)間閉環(huán)微加速度計(jì)接口ASIC的設(shè)計(jì).pdf
- 低功耗閉環(huán)加速度計(jì)接口ASIC設(shè)計(jì).pdf
- 閉環(huán)加速度計(jì)Σ-Δ數(shù)字輸出電路的設(shè)計(jì).pdf
- 閉環(huán)電容式微加速度計(jì)接口ASIC研究.pdf
- 加速度計(jì)設(shè)計(jì)
- FBAR微加速度計(jì)設(shè)計(jì).pdf
- MEMS微加速度計(jì)讀出電路設(shè)計(jì).pdf
- 基于連續(xù)時(shí)間反饋原理的閉環(huán)加速度計(jì)ASIC設(shè)計(jì).pdf
- 微加速度計(jì)接口電路中LDO的設(shè)計(jì).pdf
- 高階SIGMA DELTA微加速度計(jì)接口ASIC芯片研究.pdf
- 低功耗數(shù)字加速度計(jì)接口ASIC芯片設(shè)計(jì).pdf
- MEMS加速度計(jì)開(kāi)環(huán)檢測(cè)電路的設(shè)計(jì).pdf
- 加速度計(jì)類型簡(jiǎn)介
- 閉環(huán)微加速度計(jì)系統(tǒng)性能分析與優(yōu)化.pdf
- 基于Σ-Δ調(diào)制技術(shù)的微加速度計(jì)系統(tǒng)研究.pdf
- ∑-△微加速度計(jì)系統(tǒng)研究.pdf
評(píng)論
0/150
提交評(píng)論