面向嵌入式系統(tǒng)的SoC存儲子系統(tǒng)的功耗優(yōu)化.pdf_第1頁
已閱讀1頁,還剩61頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、隨著嵌入式技術(shù)的廣泛應(yīng)用,便攜式設(shè)備在人們的日常生活中扮演著越來越重要的角色,這些設(shè)備往往對功耗有著嚴(yán)格的要求,功率消耗極大地影響了產(chǎn)品的尺寸、重量以及正常運(yùn)行時(shí)間,這些因素決定了產(chǎn)品的市場競爭力。因此對嵌入式系統(tǒng)的低功耗研究一直以來都是嵌入式設(shè)計(jì)中的一個(gè)重要課題。存儲子系統(tǒng)是嵌入式系統(tǒng)中能量消耗的主要因素之一,降低它的功耗可以有效地降低整個(gè)系統(tǒng)功耗。其中SDRAM是目前嵌入式系統(tǒng)中使用最為廣泛的存儲器,它本身提供了多種功率消耗的操作模

2、式,通過動(dòng)態(tài)管理SDRAM的操作模式,可以有效地降低存儲系統(tǒng)的功率消耗。 本文簡要說明了SDRAM的操作過程及其性能特點(diǎn),解釋了選擇SDRAM進(jìn)行功耗優(yōu)化的原因。文中以Garfield系統(tǒng)芯片作為實(shí)驗(yàn)平臺,簡單介紹了其外部存儲器接口的設(shè)計(jì)架構(gòu),指出在此基礎(chǔ)上進(jìn)行功耗優(yōu)化的實(shí)現(xiàn)方法--加入預(yù)測電路,通過動(dòng)態(tài)管理SDRAM的操作模式來獲得功耗收益。文中詳細(xì)說明了作者選擇的三種預(yù)測電路在系統(tǒng)中的實(shí)現(xiàn)方法和工作流程,在RTL實(shí)現(xiàn)的基礎(chǔ)上

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論