版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、近年來隨著電子系統(tǒng)朝著大規(guī)模、小體積、高速度的方向不斷發(fā)展,基于傳統(tǒng)的電路設(shè)計(jì)理論設(shè)計(jì)出來的電路越來越多的遇到了諸如信號(hào)完整性和電源完整性之類的問題,嚴(yán)重的甚至?xí)?dǎo)致系統(tǒng)無法工作。要適應(yīng)當(dāng)前電子系統(tǒng)的發(fā)展,光靠設(shè)計(jì)完成后的修修補(bǔ)補(bǔ)是遠(yuǎn)遠(yuǎn)不能解決問題的,而且成品后期解決問題耗費(fèi)的成本,要數(shù)百倍于產(chǎn)品設(shè)計(jì)階段解決問題的成本,必須從設(shè)計(jì)階段就應(yīng)用一整套的高速電路設(shè)計(jì)理論來指導(dǎo)電路板的設(shè)計(jì)。在這樣的背景下,各種各樣的高速電路設(shè)計(jì)理論應(yīng)運(yùn)而生。
2、 高速電路首先要解決信號(hào)完整性問題。本文在理想的無損傳輸線的基礎(chǔ)上,利用傳輸線理論,分析研究高速印刷電路板走線的信號(hào)特性,發(fā)現(xiàn)影響信號(hào)完整性的原因并找出解決常用的幾種解決方法及各方法的優(yōu)缺點(diǎn)。其中特意介紹了一種格形圖的方法對(duì)信號(hào)的波形進(jìn)行推算,并將推算波形和仿真波形進(jìn)行對(duì)比。基于實(shí)際的有損傳輸線,本文還進(jìn)一步研究了高速信號(hào)的傳輸特性,分析了直流損耗、趨膚效應(yīng),并且研究了PCB布線中常用的蛇行線、直角走線的影響。數(shù)字電路系統(tǒng)中普遍存
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 信號(hào)完整性分析及其在高速數(shù)字電路設(shè)計(jì)中的應(yīng)用.pdf
- altium designer在電路設(shè)計(jì)中的應(yīng)用
- 遺傳算法在電路設(shè)計(jì)中的應(yīng)用.pdf
- 隊(duì)伍演化算法及其在微波電路設(shè)計(jì)中的應(yīng)用.pdf
- 空間映射方法研究及其在LTCC電路設(shè)計(jì)中的應(yīng)用.pdf
- 幾何規(guī)劃算法及其在集成電路設(shè)計(jì)中的應(yīng)用.pdf
- protues在電路設(shè)計(jì)中的應(yīng)用-變壓器設(shè)計(jì)
- 高速CIS時(shí)鐘發(fā)生電路及驅(qū)動(dòng)電路設(shè)計(jì).pdf
- 矩量法在射頻電路設(shè)計(jì)中的應(yīng)用.pdf
- 高速任意波形產(chǎn)生電路設(shè)計(jì).pdf
- 高速SERDES接口的關(guān)鍵電路設(shè)計(jì).pdf
- 高速數(shù)字電路設(shè)計(jì)技術(shù)的應(yīng)用研究.pdf
- 通用CPU在高速電路中的應(yīng)用.pdf
- 憶阻器模型電路設(shè)計(jì)及其在混沌電路中的應(yīng)用研究.pdf
- JTAG邊界掃描在FPGA中的應(yīng)用及電路設(shè)計(jì).pdf
- 波格碼的研究及其在完全自校驗(yàn)電路設(shè)計(jì)中的應(yīng)用.pdf
- 10G-EPON中的高速CDR電路設(shè)計(jì).pdf
- 憶阻混沌電路設(shè)計(jì)及其在保密通信中的應(yīng)用.pdf
- PDP板級(jí)能量恢復(fù)電路設(shè)計(jì).pdf
- 電路cad 仿真電路設(shè)計(jì)
評(píng)論
0/150
提交評(píng)論