版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領
文檔簡介
1、天津大學碩士學位論文10位20MSPS流水線AD轉(zhuǎn)換器的研究姓名:李全勝申請學位級別:碩士專業(yè):微電子學與固體電子學指導教師:趙毅強20040101ABSTRACTThispaperdescribesalob,20MSample/spipelinedA/DconverterItisoneblockofhighperformanceandfavorabledynamic—rangeCMOSImageSensorByanalyzingthe
2、charactersofseveralkindsofADCandtakingtherequirementofCMOSImageSensorintoaccount,weselectpipelinedADCtoperformAnalog—DigitalConversionoftheanalogsignalwhichissampledbythepixelItcanachievehighspeedandresolutionTwomainfunc
3、tionsofAoC,sampleandquantizationbySC(switchcapacitor)circuitareemphasizedMoreover,trade—offsofnoise,speedandpowerinSCcircuitandtheprincipleofchoosingsamplecapacitorarestudied,Andonthebaseofaboveresearches,theframeandthec
4、ircuitofthepipelinedADCisbuiltAtlast,operationprincipalsofallmodulesintheADCareanalyzed,andsimulationresultsarepresentedThecircuitisbasedonCMOStechnologyUnlikeageneralsubrangingconvener,eachblockofpipelinedADCincludesasa
5、mpleandholdcircuittoholdtheanaloginputsignalorresiduesignalTherefore,inapipelinedanalogtodigitalCOIlverter,ahigherthroughputrateCanbeobtainedbecauseanewsampleCanbetakenassoonasthefirststageofthepipelinehasfinishedprocess
6、ingtheoldsampleEachstageofthepipelinedADCincludesaflashADCperformingacoarsequantizationThequantizedsignalissubtractedfromtheinputsignalandtheresidueisamplifiedthroughtheinterstageamplifiertobesampledbythesubsequentstage,
7、whichcanbefinishedbyaMDAC(MultiplyingDAC)ThemoduleisimplementedbyfulldifferentialswitchcapacitorcircuitMDAChasfunctionsofdigitalto—analogconversion,subtraction,residueamplificationandsample/holdthroughchargeredistributio
8、nbetweeninputcapacitorsandfeedbackcapacitors,whichsimplifiesthestructureoftheADCThedigitaloutputsofallstagescorrespondingtotheanalogsignalaresenttOdi百talcorrection—logicandsynchronizedRedundancyisintroducedtomakethesamof
9、theindividualstageresolutionsgreaterthanthetotalresolutionThentheredundancyisremovedbyadigitalcorrectionalgorithm,SOthattheeffectsoftheoffsetwhichexistinthecomparatorandinterstageamplifierareeliminatedTominimizepowerdiss
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 具有內(nèi)部基準的10位50MSPS流水線A-D轉(zhuǎn)換器設計.pdf
- 12位50Msps流水線A-D轉(zhuǎn)換器的研究與設計.pdf
- 10位、10MSPS流水線結(jié)構(gòu)A-D轉(zhuǎn)換器的設計和算法改進.pdf
- 12位40Msps流水線A-D轉(zhuǎn)換器的研究與設計.pdf
- 12位流水線型A-D轉(zhuǎn)換器設計.pdf
- 高速流水線A-D轉(zhuǎn)換器的數(shù)字流水線校正技術.pdf
- 一種12位100MSPS可配置流水線A-D轉(zhuǎn)換器.pdf
- 16位100MSPS流水線A-D轉(zhuǎn)換器系統(tǒng)結(jié)構(gòu)設計.pdf
- 片上10位20兆赫茲流水線A-D轉(zhuǎn)換器的設計.pdf
- 流水線A-D轉(zhuǎn)換器校準方法研究.pdf
- 10位20MS-s嵌入式流水線結(jié)構(gòu)A-D轉(zhuǎn)換器設計.pdf
- 12位CMOS流水線型A-D轉(zhuǎn)換器的設計.pdf
- 12位33MHZ流水線A-D轉(zhuǎn)換器的設計.pdf
- 高性能CMOS流水線A-D轉(zhuǎn)換器設計.pdf
- 高速高精度流水線A-D轉(zhuǎn)換器設計研究.pdf
- 基于CMOS工藝的流水線A-D轉(zhuǎn)換器的實現(xiàn).pdf
- 高速流水線A-D轉(zhuǎn)換器關鍵電路設計研究.pdf
- 40Msps流水線模數(shù)轉(zhuǎn)換器.pdf
- 8位100Msps流水線模數(shù)轉(zhuǎn)換器的設計.pdf
- 基于數(shù)字誤差校正的流水線A-D轉(zhuǎn)換器的研究.pdf
評論
0/150
提交評論