版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、卷積碼是一種糾錯(cuò)編碼,它可以對(duì)連續(xù)的數(shù)據(jù)流進(jìn)行處理;Viterbi譯碼算法是一種對(duì)無(wú)記憶信道卷積碼進(jìn)行譯碼的最大似然譯碼算法,使用Viterbi譯碼算法的卷積碼已成為現(xiàn)代通信系統(tǒng)不可缺少的信道編碼方案。
RAKE接收是CDMA系統(tǒng)抗多徑衰落的一種十分有效的方法,它是分別對(duì)每一路所接收的信號(hào)進(jìn)行解調(diào),然后疊加輸出達(dá)到增強(qiáng)接收效果的目的。
該課題所設(shè)計(jì)Viterbi譯碼是針對(duì)(3,1,9)卷積碼的硬判決譯碼,數(shù)據(jù)速率為9
2、.6kbps;RAKE接收機(jī)所接收的數(shù)據(jù)是擴(kuò)頻因子為127、加入導(dǎo)頻且經(jīng)QPSK調(diào)制的擴(kuò)頻信號(hào),使用Verilg硬件描述語(yǔ)言在Xilinx公司的ISE環(huán)境下在用現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)來(lái)實(shí)現(xiàn)Viterbi譯碼器和RAKE接收機(jī)的功能。
本文簡(jiǎn)要介紹了卷積碼、Viterbi譯碼和RAKE接收機(jī)的原理,詳細(xì)描述了在FPGA中實(shí)現(xiàn)Viterbi譯碼和RAKE接收機(jī)的方法。對(duì)于Viterbi譯碼器,描述了適用于小約束度、結(jié)構(gòu)簡(jiǎn)單、
3、資源耗費(fèi)較大的全并行Viterbi譯碼器和使用于大約束度、結(jié)構(gòu)復(fù)雜、資源耗費(fèi)較小的優(yōu)化Viterbi譯碼器,其中,優(yōu)化Viterbi譯碼器采用Viterbi譯碼優(yōu)化算法和數(shù)字電路設(shè)計(jì)的優(yōu)化算法,基本已涵蓋了當(dāng)前Viterbi譯碼器的設(shè)計(jì)思路。對(duì)于RAKE接收機(jī),描述了一種延遲和信道估計(jì)系數(shù)均不固定的接收方式,集信道估計(jì)、擴(kuò)頻捕獲、解擴(kuò)功能于一身,具有實(shí)時(shí)性強(qiáng)、捕獲速度快、易于實(shí)現(xiàn)的特點(diǎn)。本文所設(shè)計(jì)的Viterbi譯碼器和RAKE接收機(jī)均
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- IBOC DAB接收機(jī)Viterbi譯碼器結(jié)構(gòu)設(shè)計(jì)研究.pdf
- Viterbi譯碼器的硬件設(shè)計(jì).pdf
- Viterbi譯碼器的FPGA設(shè)計(jì).pdf
- 用于GPS接收端的Viterbi譯碼器的ASIC設(shè)計(jì).pdf
- Viterbi譯碼器的FPGA實(shí)現(xiàn).pdf
- Viterbi譯碼器的低功耗設(shè)計(jì).pdf
- 高速VITERBI譯碼器的研究與設(shè)計(jì).pdf
- rake接收機(jī)原理
- 高速Viterbi譯碼器的FPGA實(shí)現(xiàn).pdf
- 基于SystemC的Viterbi譯碼器實(shí)現(xiàn).pdf
- VerlogHDL實(shí)現(xiàn)Viterbi譯碼器的研究.pdf
- 低功耗Viterbi譯碼器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的Viterbi譯碼器實(shí)現(xiàn).pdf
- 高效Viterbi譯碼器的結(jié)構(gòu)與實(shí)現(xiàn).pdf
- 全并行Viterbi譯碼器的FPGA實(shí)現(xiàn).pdf
- UWB中Viterbi譯碼器的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- 卷積編碼及基于DSP的Viterbi譯碼器設(shè)計(jì).pdf
- 可配置的Viterbi譯碼器的FPGA實(shí)現(xiàn).pdf
- 參數(shù)化Viterbi譯碼器的FPGA實(shí)現(xiàn).pdf
- 高速Viterbi譯碼器的研究與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論