版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、隨著各種通信系統(tǒng)數(shù)量的日益增多,為了充分地利用有限的頻譜資源,高頻譜利用率的調(diào)制技術(shù)不斷被應(yīng)用。偏移正交相移鍵控(OQPSK: Offset QuadraturePhase Shift Keying)是一種恒包絡(luò)調(diào)制技術(shù),具有較高的頻譜利用率和功率利用率,廣泛應(yīng)用于衛(wèi)星通信系統(tǒng)和地面移動通信系統(tǒng)。因此,對于OQPSK全數(shù)字解調(diào)技術(shù)的研究具有一定的理論價值。 本文以軟件無線電和全數(shù)字解調(diào)的相關(guān)理論為指導(dǎo),成功設(shè)計并實現(xiàn)了基于FPG
2、A的OQPSK全數(shù)字解調(diào)。論文介紹了OQPSK全數(shù)字接收解調(diào)原理和基于軟件無線電設(shè)計思想的全數(shù)字接收機的基本結(jié)構(gòu),詳細闡述了當今OQPSK數(shù)字解調(diào)中載波頻率同步、載波相位同步、時鐘同步和數(shù)據(jù)幀同步的一些常用算法,并選擇了相應(yīng)算法構(gòu)建了三種系統(tǒng)級的實現(xiàn)方案。通過MATLAB對解調(diào)方案的仿真和性能分析,確定了FPGA中的系統(tǒng)實現(xiàn)方案。在此基礎(chǔ)上,本文采用VerilogHDL硬件描述語言在Altera公司的Quartus II開發(fā)平臺上設(shè)計了
3、同步解調(diào)系統(tǒng)中的各個模塊,還對各模塊和整個系統(tǒng)在ModelSim中進行了時序仿真驗證,并對設(shè)計中出現(xiàn)的問題進行了修正。最后,經(jīng)過FPGA調(diào)試工具嵌入式邏輯分析儀SignalTapⅡ的硬件實際測試,本文對系統(tǒng)方案進行了最終的改進與調(diào)整。 實際測試結(jié)果表明,本文的設(shè)計最終能夠達到了預(yù)期的指標和要求。本課題設(shè)計經(jīng)過時序和資源優(yōu)化后還可以向ASIC和系統(tǒng)級SOC轉(zhuǎn)化,以進一步縮小系統(tǒng)體積、降低成本和提高電路的可靠性,因此具有良好的實際應(yīng)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高速OQPSK全數(shù)字解調(diào)器的同步算法研究與并行結(jié)構(gòu)設(shè)計.pdf
- QPSK中頻全數(shù)字解調(diào)器的設(shè)計與FPGA實現(xiàn).pdf
- 全數(shù)字MSK調(diào)制解調(diào)算法研究.pdf
- 全數(shù)字QPSK載波同步研究及FPGA實現(xiàn).pdf
- 用于DVB-S的全數(shù)字QPSK解調(diào)系統(tǒng)設(shè)計與FPGA實現(xiàn).pdf
- 全數(shù)字高速并行QPSK解調(diào)技術(shù)的研究與實現(xiàn).pdf
- 基于FPGA的寬帶中頻數(shù)字QPSK解調(diào)算法設(shè)計與實現(xiàn).pdf
- OQPSK調(diào)制解調(diào)的性能研究.pdf
- 全數(shù)字超聲診斷系統(tǒng)部分核心算法的FPGA實現(xiàn).pdf
- 數(shù)字通信信號自動調(diào)制識別及全數(shù)字解調(diào)設(shè)計與實現(xiàn).pdf
- 全數(shù)字解調(diào)中定時同步的研究.pdf
- 全數(shù)字FM解調(diào)的ASIC設(shè)計實現(xiàn)與性能驗證.pdf
- 連續(xù)相位調(diào)制研究及其解調(diào)算法的FPGA實現(xiàn).pdf
- 全數(shù)字QAM解調(diào)器研究.pdf
- 傳真信號解調(diào)-再調(diào)制全數(shù)字化實現(xiàn)技術(shù)的研究.pdf
- 基于FPGA的BPSK調(diào)制解調(diào)算法的研究與實現(xiàn).pdf
- 基于FPGA的CCK調(diào)制解調(diào)算法的研究與實現(xiàn).pdf
- 高速突發(fā)通信的全數(shù)字解調(diào)器設(shè)計與實現(xiàn).pdf
- 基于matlab的oqpsk調(diào)制解調(diào)實現(xiàn)課程設(shè)計
- 基于FPGA的全數(shù)字中頻接收機的研究與實現(xiàn).pdf
評論
0/150
提交評論