基于CPCI的大容量存儲板的設計及實現(xiàn).pdf_第1頁
已閱讀1頁,還剩70頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、雷達信號處理的高運算量和高吞吐量對處理單元的輸入輸出速度和處理能力都有很高要求,課題的目的就是設計一個基于CPCI機箱的雷達信號實時處理平臺。本文的內容是設計并實現(xiàn)平臺中的大容量存儲板,板卡的作用是存儲大量數(shù)據(jù)和給下一級送高速數(shù)據(jù)流。 首先,本文介紹了雷達信號處理的發(fā)展現(xiàn)狀,同時對與論文相關的大容量存儲技術、光纖傳輸技術和FPGA的發(fā)展過程進行了簡單說明。 其次,本文設計系統(tǒng)的方案。為了實現(xiàn)數(shù)據(jù)的高速傳輸,系統(tǒng)采用DDR

2、2內存條作為存儲器件,針對DDR2的總線結構,利用Mentor公司的Hyperlynx軟件進行仿真。根據(jù)仿真結果,采用了兩組總線,每組總線下掛2根內存條,最大存儲容量16GB的方案。給下一級送數(shù)據(jù)采用LinkPort接口,可配置為8路,每路最快速度可達150MB/s??ㄉ线€包含2路光纖接口,每路的最快速度為3.75Gb/s,可作為傳輸數(shù)據(jù)的輔助通道。同時,文中對FPGA的主要廠商進行了簡單介紹,經(jīng)過分析比較,選擇Xilinx公司的XC5

3、VLX50T。 然后,本文設計板卡的原理圖和PCB。原理圖的設計主要包括電源、FPGA、DDR2、光纖和LinkPort五個部分,給出了比較詳細的說明。PCB的設計使用PADS2007軟件,同時介紹了板卡的結構,給出DDR2、LinkPort等接口的相關走線規(guī)則。 最后,本文介紹了硬件電路的調試和相關接口程序的設計。對電源和FPGA的基本電路的調試簡單介紹,對DDR2接口、光纖接口、PCI接口和LinkPort接口的程序

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論