版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著信息數(shù)字化社會的發(fā)展,數(shù)字電視產(chǎn)業(yè)已經(jīng)成為信息產(chǎn)業(yè)的焦點(diǎn)之一。在模擬信號電視向高清晰度數(shù)字信號電視的轉(zhuǎn)換過程中,電視機(jī)頂盒、數(shù)字電視一體機(jī)以及USB“密鑰”棒的需求量日益劇增。作為數(shù)字電視信道接收解調(diào)系統(tǒng)中的關(guān)鍵模塊,模數(shù)轉(zhuǎn)換器(ADC)承擔(dān)著將射頻調(diào)諧器輸出的零中頻或IF信號量化為數(shù)字信號的重要任務(wù),這要求模數(shù)轉(zhuǎn)換器具有高采樣速率、高分辨率、大無雜散動態(tài)范圍和良好的信噪比等。 本文基于SMIC0.18μm1P6M CMOS
2、工藝,設(shè)計出一款應(yīng)用于DMB-T/H標(biāo)準(zhǔn)地面數(shù)字電視信道解調(diào)芯片中的10bit55Msps流水式模數(shù)轉(zhuǎn)換器。本文模數(shù)轉(zhuǎn)換器使用3.3V/1.8V工作電壓,采用前八級1.5bit最后一級2bit的九級流水結(jié)構(gòu),由兩組六相不交疊時鐘控制各級流水線的交替工作。另外,在S/H和MDAC電路中,使用了帶開關(guān)電容共模反饋的增益自舉折疊共源共柵運(yùn)算放大器,此運(yùn)放具有很高的增益和帶寬;在子ADC中,采用開關(guān)電容式預(yù)放大動態(tài)鎖存比較器,既有很快的比較速度
3、又能有效地消除失調(diào)電壓;在外圍數(shù)字電路中,使用對時鐘偏差不敏感的C2MOS主從邊沿觸發(fā)器作為基本延時單元,用級聯(lián)的1bit全加器完成0.5bit冗余位的數(shù)字校正。同時本文還完成了柵壓自舉開關(guān)、子DAC、時鐘產(chǎn)生電路、基準(zhǔn)電流分配電路和各種驅(qū)動緩沖電路的設(shè)計。 本文著重進(jìn)行了晶體管級的電路設(shè)計和仿真,使用Cadence Spectre仿真器對ADC模塊單元和系統(tǒng)電路進(jìn)行模擬,并在Matlab工具中對仿真結(jié)果做FFT功率頻譜分析。仿
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 12bit 60Msps流水線ADC芯片設(shè)計與驗證.pdf
- 流水線型10-bit高速ADC芯片設(shè)計.pdf
- 地面數(shù)字電視接收芯片中信道估計的設(shè)計與實現(xiàn).pdf
- 地面數(shù)字電視接收芯片中的初始解調(diào)模塊的設(shè)計和實現(xiàn).pdf
- 數(shù)字電視解調(diào)芯片關(guān)鍵技術(shù)研究.pdf
- 14bit 250MSPS流水線ADC中數(shù)字校準(zhǔn)的研究與實現(xiàn).pdf
- 適用于10bit 100MSPS流水線ADC的sub-ADC的研究與設(shè)計.pdf
- 衛(wèi)星數(shù)字電視信道解調(diào)及信源解碼的技術(shù)研究與芯片設(shè)計.pdf
- 衛(wèi)星數(shù)字電視調(diào)諧芯片中寬帶VCO設(shè)計.pdf
- 有線數(shù)字電視信道接收芯片的實現(xiàn)研究.pdf
- A 10-bit 30MSps Pipelined ADC.pdf
- 全模式國標(biāo)數(shù)字電視解調(diào)芯片研究與設(shè)計.pdf
- 16bit 100MSPS流水線ADC中MDAC的設(shè)計.pdf
- 低電壓低功耗10bit 30MSPS流水線型ADC的設(shè)計.pdf
- 14bit 250MSPS流水線ADC關(guān)鍵電路設(shè)計研究.pdf
- 12bit 200MSPS時間交織流水線ADC研究與設(shè)計.pdf
- 基于0.18μmcmos工藝12bit100msps流水線adc設(shè)計
- 數(shù)字電視解調(diào)芯片若干關(guān)鍵技術(shù)及其應(yīng)用研究.pdf
- 10位100MSps流水線ADC的研究實現(xiàn).pdf
- 16bit 100MSPS流水線ADC中關(guān)鍵模塊的設(shè)計.pdf
評論
0/150
提交評論