

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、微處理器,也既中央處理單元或中央處理器,是信息產(chǎn)品中不可缺少的部件.它有通用和專用兩種.微處理器設(shè)計是集成電路設(shè)計中最復(fù)雜,也最具有挑戰(zhàn)性的工作.該論文設(shè)計研究工作來源于國家863項目——"具有自主知識產(chǎn)權(quán)的32位高性能嵌入式微處理器的設(shè)計",該項目的設(shè)計過程采用了目前國內(nèi)少有的微處理器設(shè)計方法——全定制設(shè)計方法,充分利用而又不依賴EDA工具進行設(shè)計,彌補了半定制設(shè)計的不足.論文首先分析了中國開發(fā)具有自主知識產(chǎn)權(quán)的微處理器的重要性和必要
2、性,總結(jié)了目前國內(nèi)、外微處理器的發(fā)展狀況.然后分析了MIPS 4KC的體系結(jié)構(gòu),詳細介紹了基于MIPS 4KC指令集的五段流水線的中高速緩沖存儲器的系統(tǒng)、電路及版圖設(shè)計和驗證.設(shè)計時將系統(tǒng)分為數(shù)據(jù)通道和控制邏輯兩部分,數(shù)據(jù)通道部分采用手工設(shè)計電路、手工繪制版圖,控制邏輯采用綜合的方法.設(shè)計實現(xiàn)了哈佛雙總線結(jié)構(gòu),分離的4KB的指令Cache及4KB的數(shù)據(jù)Cache,采用直接映象的映象規(guī)則,實現(xiàn)了缺失判斷及替換處理.經(jīng)流片測試,達到了預(yù)期的
3、設(shè)計目標.功耗問題是目前超大規(guī)模集成電路的一個重點,由于Cache將占用整個微處理器很大的面積,對整個微處理器的功耗會有很大的影響,因此,該文又對Cache的功耗進行了研究.在詳細分析計算了高速緩沖存儲器的功耗基礎(chǔ)上提出了一種新的具有休眠工作模式的高速緩沖存儲器的模型,它是將目前不需要訪問的Cache塊置于休眠模式,處于休眠狀態(tài)的Cache塊不會再消耗能量,這樣就實現(xiàn)了動態(tài)調(diào)整Cache塊大小的功能.這個模型結(jié)構(gòu)簡單,在傳統(tǒng)的Cache
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于微處理器應(yīng)用的低功耗高性能高速緩沖存儲器(Cache)設(shè)計.pdf
- 32位RISC嵌入式微處理器設(shè)計.pdf
- 32位RISC嵌入式微處理器設(shè)計研究.pdf
- 32位嵌入式微處理器的高速緩存的設(shè)計與實現(xiàn).pdf
- 32位嵌入式微處理器控制單元的設(shè)計.pdf
- 62169.32位嵌入式微處理器中存儲管理單元結(jié)構(gòu)的研究與設(shè)計
- 32位嵌入式RISC微處理器設(shè)計.pdf
- 嵌入式微處理器開發(fā)系統(tǒng)的設(shè)計.pdf
- 嵌入式微處理器CISC內(nèi)核設(shè)計與研究.pdf
- 基于SPARC IU的嵌入式微處理器設(shè)計.pdf
- 高性能嵌入式RISC微處理器核設(shè)計研究.pdf
- 基于嵌入式微處理器的FIR濾波器設(shè)計.pdf
- 基于FPGA技術(shù)的嵌入式微處理器設(shè)計研究.pdf
- 低功耗嵌入式微處理器的VLSI設(shè)計研究.pdf
- 嵌入式微處理器整數(shù)部分的設(shè)計與實現(xiàn).pdf
- 高性能嵌入式媒體微處理器IP核設(shè)計研究.pdf
- 低功耗高速片上緩沖存儲器(Cache)設(shè)計.pdf
- 嵌入式微處理器的設(shè)計分析與仿真驗證.pdf
- 嵌入式微處理器未來市場趨勢
- 嵌入式微處理器控制通路和接口的設(shè)計.pdf
評論
0/150
提交評論