版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、數(shù)字音視頻編解碼標(biāo)準(zhǔn)是數(shù)字音視頻產(chǎn)業(yè)的共性基礎(chǔ)標(biāo)準(zhǔn),具有巨大的產(chǎn)業(yè)需求。新世紀(jì)以來(lái),隨著編解碼技術(shù)本身的進(jìn)步和芯片集成度、計(jì)算速度實(shí)現(xiàn)條件的發(fā)展,數(shù)字音視頻編解碼技術(shù)標(biāo)準(zhǔn)面臨更新?lián)Q代的歷史性機(jī)遇。我國(guó)牽頭制定的數(shù)字音視頻編解碼技術(shù)標(biāo)準(zhǔn)AVS(AudioVideocodingStandard)代表了當(dāng)前的國(guó)際先進(jìn)水平。AVS高清晰解碼芯片的實(shí)現(xiàn),是AVS產(chǎn)業(yè)化的重要里程碑,對(duì)我國(guó)數(shù)字電視以及數(shù)字音視頻產(chǎn)業(yè)的發(fā)展具有基礎(chǔ)意義。本文的研究目標(biāo)
2、是解決視頻解碼芯片核的系統(tǒng)接口以及驗(yàn)證問(wèn)題,包括碼流輸入接口,幀存取接口,以及音視頻輸出接口等,分別對(duì)應(yīng)于PCI局部總線接口,DDRSDRAM接口,I2C,I2S,CCIR/SMPTE等接口。由于我們的FPGA開發(fā)環(huán)境的要求,PCI總線接口采用了PLX公司的PCI90XX系列的接口,因此PCI總線接口一側(cè)轉(zhuǎn)換為PLX局部總線接口的設(shè)計(jì)。I2C接口是用來(lái)對(duì)AD公司的TVEncoder芯片AD7311進(jìn)行編程的,因此本文還討論了I2C控制器
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- AVS視頻解碼芯片的實(shí)現(xiàn).pdf
- AVS視頻解碼芯片原型驗(yàn)證平臺(tái)的研究與設(shè)計(jì).pdf
- AVS視頻解碼芯片中控制模塊的研究與設(shè)計(jì).pdf
- 芯片外圍接口的靜電防護(hù)電路及版圖設(shè)計(jì).pdf
- AVS視頻解碼芯片功能驗(yàn)證平臺(tái)的研究與實(shí)現(xiàn).pdf
- 基于MW301多媒體芯片平臺(tái)的AVS解碼器設(shè)計(jì).pdf
- AVS視頻編解碼芯片關(guān)鍵部件的體系結(jié)構(gòu)研究與設(shè)計(jì).pdf
- 基于FPGA的音頻編解碼芯片接口設(shè)計(jì)_王杰玉.pdf
- 基于PLD的微控制器外圍接口芯片的研究與設(shè)計(jì).pdf
- intel外圍芯片
- 實(shí)時(shí)AVS視頻解碼系統(tǒng).pdf
- h.264與avs雙模視頻解碼芯片中幀內(nèi)預(yù)測(cè)模塊的設(shè)計(jì)
- AVS的軟件解碼優(yōu)化.pdf
- 高清視頻解碼芯片中SDRAM存儲(chǔ)器接口的設(shè)計(jì)與優(yōu)化.pdf
- AVS視頻解碼器IP核設(shè)計(jì)研究.pdf
- AVS視頻解碼器行為級(jí)模型設(shè)計(jì).pdf
- 基于FPGA的JPEG視頻編解碼芯片數(shù)據(jù)采集及預(yù)處理接口設(shè)計(jì).pdf
- ADPCM語(yǔ)音解碼芯片的設(shè)計(jì).pdf
- DTMF編解碼芯片的設(shè)計(jì).pdf
- 基于多核架構(gòu)的AVS視頻解碼器設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論