精簡(jiǎn)指令集譯碼器的IC設(shè)計(jì).pdf_第1頁(yè)
已閱讀1頁(yè),還剩71頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、該文首先介紹了當(dāng)前先進(jìn)的集成電路設(shè)計(jì)方法和新一代的集成電路設(shè)計(jì)工具,然后對(duì)PIC系列微控制器的特性和原理作了深入的研究,最后在此基礎(chǔ)上對(duì)我們將要設(shè)計(jì)出的"ASIC微機(jī)"中采用的精簡(jiǎn)指令集譯碼器進(jìn)行了芯片設(shè)計(jì).如今,集成電路的規(guī)模和設(shè)計(jì)復(fù)雜度在不斷地提高.為了適應(yīng)當(dāng)前的這種形勢(shì),廣大IC設(shè)計(jì)者已經(jīng)開始采用更為高層次的設(shè)計(jì)工具以及更為結(jié)構(gòu)化的設(shè)計(jì)方法.新一代的電子設(shè)計(jì)自動(dòng)化(EDA)系統(tǒng)中引入了硬件描述語(yǔ)言(HDL),同時(shí)還引入了行為綜合和

2、邏輯綜合工具,因而極大地提高了設(shè)計(jì)能力.Cadence就是新型EDA工具的典型代表.目前我們正在研制一種新型的、性能優(yōu)良的"ASIC微機(jī)",作為ASIC電路的核心,使它成為我們進(jìn)行ASIC電路設(shè)計(jì)的基礎(chǔ),因此我們借鑒了一些優(yōu)良的微控制器的結(jié)構(gòu)和原理.作者在利用新一代的集成電路設(shè)計(jì)方法和設(shè)計(jì)工具Cadence進(jìn)行了基本電路的設(shè)計(jì)后,對(duì)我們?cè)O(shè)計(jì)的"ASIC微機(jī)"中的精簡(jiǎn)指令集譯碼器部分作了前期的芯片設(shè)計(jì).所有的設(shè)計(jì)工作均用Cadence完成

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論