版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、信息網(wǎng)絡(luò)的飛速發(fā)展,要求有高性能網(wǎng)絡(luò)設(shè)備的支持;而高性能的網(wǎng)絡(luò)設(shè)備要求高的處理器性能。為滿足這種需求,處理器的設(shè)計(jì)需要引入創(chuàng)新的架構(gòu)思想。多核多線程是目前提高處理器性能的最有前途的技術(shù)之一。 多核技術(shù)在體系結(jié)構(gòu)、軟件模型、核間通信技術(shù)、操作系統(tǒng)設(shè)計(jì)、安全性設(shè)計(jì)等諸多方面存在巨大挑戰(zhàn),同時(shí)也存在巨大的潛能。本文結(jié)合當(dāng)今主流的基于MIPS核的RMI XLR系列多核多線程網(wǎng)絡(luò)處理器,介紹了多核多線程處理器的基本特點(diǎn),重點(diǎn)探討了多核多線
2、程環(huán)境下軟件系統(tǒng)的架構(gòu)問題。 本文的主要工作和貢獻(xiàn)如下: 1.重點(diǎn)研究了多核多線程處理器技術(shù),對目前情況下多核多線程環(huán)境的軟件系統(tǒng)進(jìn)行了介紹,分析了非對稱多處理、對稱多處理和混合多處理這三種架構(gòu)模式的優(yōu)缺點(diǎn)。 2.根據(jù)所用硬件平臺,實(shí)現(xiàn)了多核多線程環(huán)境下的軟件系統(tǒng),著重針對網(wǎng)絡(luò)通信應(yīng)用領(lǐng)域進(jìn)行了設(shè)計(jì),對整個(gè)系統(tǒng)啟動(dòng)運(yùn)行流程進(jìn)行設(shè)計(jì),主要完成如下三部分工作:Bootloader的設(shè)計(jì)與實(shí)現(xiàn),Linux系統(tǒng)的移植和V
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 龍芯多核處理器多線程故障恢復(fù)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 多核多線程處理器上任務(wù)調(diào)度技術(shù)研究.pdf
- 基于多核多線程處理器的網(wǎng)絡(luò)測量儀的研究與設(shè)計(jì).pdf
- 多核多線程處理器訪存并行性分析與優(yōu)化.pdf
- 同時(shí)多線程處理器前端系統(tǒng)的研究.pdf
- 基于網(wǎng)絡(luò)處理器多線程防火墻的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 多核處理器中具有臨界區(qū)的多線程調(diào)度方法研究.pdf
- 多線程微處理器指令雙發(fā)射結(jié)構(gòu)的設(shè)計(jì)與實(shí)現(xiàn)
- 多線程處理器存儲結(jié)構(gòu)研究.pdf
- 硬件多線程處理器的便簽存儲器分配策略的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于IP包處理的多線程流水線處理器ASIC設(shè)計(jì)與實(shí)現(xiàn).pdf
- 多線程處理器體系結(jié)構(gòu)模擬器的設(shè)計(jì)和實(shí)現(xiàn).pdf
- 面向IP包處理的硬件多線程處理器研究與設(shè)計(jì).pdf
- 多線程向量處理器驗(yàn)證技術(shù)研究.pdf
- 基于RISC架構(gòu)的多線程微處理器設(shè)計(jì)及驗(yàn)證.pdf
- 同時(shí)多線程處理器上的分支預(yù)測器研究.pdf
- 基于多核環(huán)境下的多線程并行程序設(shè)計(jì)方法研究.pdf
- 同時(shí)多線程處理器關(guān)鍵技術(shù)研究.pdf
- MPSOC多線程處理器關(guān)鍵技術(shù)研究.pdf
- 龍芯2號處理器多線程技術(shù)研究.pdf
評論
0/150
提交評論