版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、本論文屬于DisplayPort數(shù)字視頻傳輸接口解決方案的CMOS集成電路設(shè)計(jì)環(huán)節(jié)中的物理層邏輯部分,即整個(gè)系統(tǒng)的物理層數(shù)字集成電路設(shè)計(jì)部分。
本論文闡述了DisplayPort數(shù)字視頻傳輸原理,分析了數(shù)字電路系統(tǒng)架構(gòu),并對(duì)物理層數(shù)字電路實(shí)現(xiàn)進(jìn)行深入研究,提出綜合解決方案,結(jié)合先進(jìn)的EDA工具,完成此方案的CMOS數(shù)字集成電路設(shè)計(jì),最后對(duì)該電路的性能進(jìn)行測試和驗(yàn)證,結(jié)果表明該電路達(dá)到預(yù)期要求。取得的主要成果包括:
1
2、.對(duì)主鏈路及輔助通道的物理層邏輯電路架構(gòu)進(jìn)行詳細(xì)設(shè)計(jì),為國內(nèi)研究人員和數(shù)字電路設(shè)計(jì)工作者進(jìn)行DisplayPort V1.2設(shè)計(jì)奠定良好的基礎(chǔ)。
2.采用動(dòng)態(tài)時(shí)鐘管理技術(shù)對(duì)DisplayPort接口系統(tǒng)進(jìn)行控制,能有效降低DisplayPort接口集成電路中邏輯子塊的功耗約32%,提高了邏輯電路效率。
3.設(shè)計(jì)出符合DisplayPort V1.2傳輸?shù)母咚俅衅骷敖獯?,單通道工作頻率為2.7GHz,數(shù)據(jù)傳輸率為每
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 數(shù)字視頻光端機(jī)的研究與設(shè)計(jì).pdf
- 數(shù)字視頻光端機(jī)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 全數(shù)字視頻監(jiān)控系統(tǒng)的設(shè)計(jì)與研究.pdf
- 數(shù)字視頻監(jiān)控系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高清-數(shù)字視頻展臺(tái)芯片的研究與設(shè)計(jì).pdf
- 數(shù)字視頻解碼芯片的設(shè)計(jì)與測試.pdf
- 遠(yuǎn)程數(shù)字視頻監(jiān)控系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 數(shù)字視頻水印.pdf
- 數(shù)字視頻后處理芯片設(shè)計(jì)與實(shí)現(xiàn).pdf
- 數(shù)字視頻監(jiān)控系統(tǒng).pdf
- 數(shù)字視頻光端機(jī)發(fā)送端的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 數(shù)字視頻鏡頭檢測研究.pdf
- 數(shù)字視頻監(jiān)控系統(tǒng)的研究與實(shí)現(xiàn).pdf
- 數(shù)字視頻監(jiān)控系統(tǒng)研究與實(shí)現(xiàn).pdf
- 數(shù)字視頻監(jiān)控系統(tǒng)的研究與應(yīng)用.pdf
- DVI數(shù)字視頻接口接收芯片的研究與設(shè)計(jì).pdf
- 基于FPGA的數(shù)字視頻系統(tǒng)的研究與設(shè)計(jì).pdf
- 數(shù)字視頻處理技術(shù)
- DVI數(shù)字視頻接口編解碼電路的研究與設(shè)計(jì).pdf
- 基于arm的數(shù)字視頻監(jiān)控設(shè)計(jì)
評(píng)論
0/150
提交評(píng)論