基于ARM的FPGA高速運(yùn)算模塊的設(shè)計(jì).pdf_第1頁
已閱讀1頁,還剩71頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、隨著計(jì)算機(jī)的發(fā)展和普及,數(shù)字的高速運(yùn)算的重要性愈加顯著,應(yīng)用日益廣泛。目前,在現(xiàn)代工程技術(shù)中,各種問題都可以歸結(jié)為一些數(shù)字的運(yùn)算。要實(shí)現(xiàn)復(fù)雜程度較高的數(shù)字電子系統(tǒng),顯然定點(diǎn)數(shù)的運(yùn)算已經(jīng)很難滿足高性能數(shù)字系統(tǒng)的需要。浮點(diǎn)數(shù)有較寬的表示范圍和較高的有效精度,其基本算數(shù)運(yùn)算和基本初等函數(shù)運(yùn)算廣泛應(yīng)用于航空、航天、遙感和機(jī)器人等高科技技術(shù)中。
  本文來源于“十一五”預(yù)先研究項(xiàng)目中部分有關(guān)內(nèi)容,該項(xiàng)目主要研究在小體積、低功耗前提下,運(yùn)算速

2、度和精度滿足特殊要求的計(jì)算裝置。正文主要完成對浮點(diǎn)數(shù)進(jìn)行多項(xiàng)式運(yùn)算和基本初等函數(shù)運(yùn)算的模塊設(shè)計(jì)實(shí)現(xiàn)。
  為了達(dá)到小體積、高速度的要求,采用ARM+FPGA的嵌入式系統(tǒng)作為運(yùn)算的硬件系統(tǒng),通過硬件描述語言VHDL進(jìn)行編程,完成浮點(diǎn)運(yùn)算的FPGA實(shí)現(xiàn)。本文主要研究的單精度浮點(diǎn)數(shù)運(yùn)算,通過對單精度浮點(diǎn)數(shù)的加、減、乘、除、開方和三角函數(shù)SIN、COS的運(yùn)算來實(shí)現(xiàn)一個(gè)高精度多項(xiàng)式運(yùn)算。首先對ARM、FPGA、浮點(diǎn)數(shù)的發(fā)展現(xiàn)狀做了詳述。軟件

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論