版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、隨著嵌入式產(chǎn)品的迅速發(fā)展以及產(chǎn)品設(shè)計(jì)的越來越開放,嵌入式產(chǎn)品的知識(shí)產(chǎn)權(quán)保護(hù)日益成為產(chǎn)品開發(fā)者關(guān)注的焦點(diǎn),同質(zhì)化的硬件解決方案使得越來越多的產(chǎn)品開發(fā)者將其核心競爭力融入在嵌入式軟件內(nèi),因此如何保護(hù)嵌入式軟件安全成為了保護(hù)嵌入式產(chǎn)品的關(guān)鍵。文章首先分析了嵌入式軟件的特點(diǎn)以及安全威脅來源,然后介紹了幾種常見的嵌入式軟件防護(hù)方案及其優(yōu)缺點(diǎn),在此基礎(chǔ)上提出一種基于AES的安全協(xié)處理器的嵌入式軟件防護(hù)機(jī)制,并對(duì)該安全協(xié)處理器進(jìn)行了設(shè)計(jì)實(shí)現(xiàn)。
2、 基于協(xié)處理器的嵌入式軟件防護(hù)機(jī)制有效解決了純軟件保護(hù)方案占用系統(tǒng)資源大的短板,以及其他硬件保護(hù)方案只單一提供身份認(rèn)證的不足。該安全協(xié)處理器采用異構(gòu) S盒的AES協(xié)處理器對(duì)主機(jī)身份進(jìn)行驗(yàn)證以及對(duì)用戶數(shù)據(jù)和程序進(jìn)行加密處理,同時(shí)內(nèi)置的EEPROM存儲(chǔ)器能夠?qū)τ脩魯?shù)據(jù)及程序進(jìn)行安全存儲(chǔ)??紤]到嵌入式系統(tǒng)資源有限等特點(diǎn),安全處理器設(shè)計(jì)實(shí)現(xiàn)過程中采取多種優(yōu)化結(jié)構(gòu)和算法以在安全性、面積、速度和功耗之間取得良好平衡。
在系統(tǒng)架構(gòu)的基礎(chǔ)上
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- AES協(xié)處理器IP核的設(shè)計(jì)與實(shí)現(xiàn).pdf
- IC卡AES協(xié)處理器的FPGA設(shè)計(jì).pdf
- 智能卡AES加解密協(xié)處理器VLSI設(shè)計(jì)與實(shí)現(xiàn).pdf
- 應(yīng)用于近場(chǎng)通信安全單元的AES協(xié)處理器設(shè)計(jì).pdf
- 用于無線傳感器網(wǎng)絡(luò)的AES協(xié)處理器設(shè)計(jì).pdf
- 基于IPSec協(xié)議的安全協(xié)處理器設(shè)計(jì).pdf
- IPSec安全協(xié)處理器的研究與設(shè)計(jì).pdf
- aes專用指令處理器的研究與實(shí)現(xiàn)
- 基于EFI-Tiano的協(xié)處理器模型的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 嵌入式安全協(xié)處理器設(shè)計(jì).pdf
- 基于Minisys的SIMD并行計(jì)算協(xié)處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 面向多核向量X-DSP處理器AES設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于協(xié)處理器的IKEv2的設(shè)計(jì)和實(shí)現(xiàn).pdf
- 面向AES加密的可配置處理器設(shè)計(jì)及實(shí)現(xiàn).pdf
- 抗功耗攻擊的分組密碼協(xié)處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于II型最優(yōu)正規(guī)基的ECC協(xié)處理器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 協(xié)處理器設(shè)計(jì)技術(shù)的研究.pdf
- 基于動(dòng)態(tài)可重構(gòu)技術(shù)的陣列型協(xié)處理器架構(gòu)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高性能向量協(xié)處理器的運(yùn)算單元設(shè)計(jì)與fpga實(shí)現(xiàn)
- 高性能向量協(xié)處理器的運(yùn)算單元設(shè)計(jì)與FPGA實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論