一種16位20MS-s分段式電流舵結(jié)構(gòu)CMOS D-A轉(zhuǎn)換器的設(shè)計(jì).pdf_第1頁
已閱讀1頁,還剩86頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、D/A轉(zhuǎn)換器是連接數(shù)字信號(hào)世界和模擬信號(hào)世界的一座橋梁,它是現(xiàn)代通信與數(shù)字信號(hào)處理系統(tǒng)中不可或缺的一個(gè)重要組成部分。隨著 CPU的飛速發(fā)展直接提升了DSP系統(tǒng)的精度和速度,同時(shí)也對(duì) D/A轉(zhuǎn)換器的精度和速度提出了更加高的要求,而隨著近些年便攜式掌上設(shè)備的迅猛發(fā)展,又對(duì) D/A轉(zhuǎn)換器提出了更低功耗的要求,所以高精度、高采樣率、低功耗已經(jīng)成為現(xiàn)今和未來 D/A轉(zhuǎn)換器三大重要的研究方向。
  本論文采用 TSMC0.18μm1P6M C

2、MOS工藝庫設(shè)計(jì)了一款16-bit20MS/s分段式電流舵結(jié)構(gòu) CMOS D/A轉(zhuǎn)換器,其中分段方式采用3-6-7分段,低位3-bit采用二進(jìn)制編碼控制電流源結(jié)構(gòu),中位6-bit和高位7-bit采用溫度計(jì)編碼控制電流源結(jié)構(gòu),差分輸出形式,模擬部分供電電壓和數(shù)字部分供電電壓均為1.8V,滿量程輸出模擬電流為17.15mA。
  為了減小輸出模擬量的毛刺和增大輸出阻抗,單位電流源結(jié)構(gòu)加入了Dummy管結(jié)構(gòu);為了提高帶隙基準(zhǔn)電壓源的溫度

3、系數(shù),加入了6-bit分段式電阻可修調(diào)結(jié)構(gòu);為了降低功耗和提高后期流片測(cè)試階段的可測(cè)性,加入了外接 Iref端口。
  利用 Cadence模擬電路設(shè)計(jì)平臺(tái)設(shè)計(jì) D/A轉(zhuǎn)換器的整體電路結(jié)構(gòu),Spectre仿真電路的特性,使用 Matlab數(shù)據(jù)處理可以得到 D/A轉(zhuǎn)換器的靜態(tài)特性參數(shù)值和動(dòng)態(tài)特性參數(shù)值,最終的版圖繪制利用 Virtuoso完成。利用全“0”到全“1”跳變的階躍信號(hào)仿真得到建立時(shí)間為41.8ns;利用斜波仿真,可得到靜

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論