2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩58頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、為解決慣導(dǎo)測試系統(tǒng)研制工程中數(shù)據(jù)來源問題,針對慣導(dǎo)組件產(chǎn)品測試中多種信號的輸出,設(shè)計了一種基于FPGA慣導(dǎo)組件輸出模擬系統(tǒng)。實(shí)現(xiàn)了既能夠?qū)?套慣導(dǎo)組件輸出的48路脈沖信號模擬,又能夠?qū)?套慣導(dǎo)組件輸出的8路RS-422串口數(shù)據(jù)模擬。通過設(shè)計的人機(jī)交互界面不僅可以對脈沖輸出的頻率進(jìn)行調(diào)節(jié),而且可以設(shè)置8路串口發(fā)送數(shù)據(jù)的字節(jié)長度、每幀數(shù)據(jù)之間的時間間隔、波特率以及發(fā)送的內(nèi)容。
  論文對各種設(shè)計方案的優(yōu)缺點(diǎn)進(jìn)行了論述和比對,最終采用以

2、FPGA芯片為核心,在QuartusⅡ軟件開發(fā)平臺上使用Verilog語言設(shè)計DDS(Direct Digital Synthesizer)信號發(fā)生器和8路串口數(shù)據(jù)發(fā)送模塊,實(shí)現(xiàn)對4套慣導(dǎo)組件的48路脈沖信號輸出模擬,以及8套慣導(dǎo)組件的8路串口數(shù)據(jù)發(fā)送的模擬。
  慣導(dǎo)輸出模擬器系統(tǒng)由硬件電路設(shè)計和FPGA內(nèi)部邏輯模塊設(shè)計兩部分構(gòu)成。硬件電路主要使用Altera公司的CycloneⅡ系列的EP2C8Q208C型號的FPGA芯片為處

3、理器芯片。48路脈沖信號輸出使用74LVC4245和八重達(dá)林頓管ULN2803兩級處理,達(dá)到對脈沖帶負(fù)載能力的提高。8路串口的硬件電路采用MAX488芯片完成RS-422的接口電路設(shè)計。FPGA內(nèi)部邏輯模塊設(shè)計采用QuartusⅡ軟件做為開發(fā)平臺,使用硬件邏輯編程語言Verilog設(shè)計DDS信號發(fā)生器,實(shí)現(xiàn)48路脈沖模塊以及8路串口發(fā)送模塊。
  實(shí)驗(yàn)結(jié)果表明,本文的計方案能夠?qū)崿F(xiàn)對4套慣導(dǎo)組件的48路脈沖信號輸出模擬,以及8套慣

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論