版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、在復雜通信環(huán)境下,擴頻信號在傳輸時,很容易受到強干擾的影響,而通常情況下絕大部分的干擾都可以認為是窄帶干擾信號。在遇到強窄帶干擾或者多窄帶干擾,僅僅靠擴頻增益來抑制干擾是不可行的。研究發(fā)現(xiàn),解擴之前對干擾進行抑制,特別是對強單頻干擾和窄帶干擾進行抑制,可以大大改善擴頻系統(tǒng)的性能。但是常規(guī)結構的陷波器在應對不同窄帶干擾時,干擾抑制性能差異很大。針對上述問題,本文對高階復數陷波器理論進行了深入的研究,并取得的主要研究成果為:
1.
2、對陷波器的理論進行了研究。通過對變換域陷波以及時域FIR(Finite Impulse Response)和IIR(Infinite Impulse Response)幾種陷波器基本原理的分析,提出了一種零極點配對的復數自適應陷波器算法。通過分析論證,以一階陷波器為基本單元,給出了高階矩陣型復數自適應陷波器的通用結構,分析了其陷波的基本原理,并給出高階陷波器的迭代的具體步驟。本設計中的n階復數陷波器,可以在不同信噪比下,有效抑制n個不同
3、位置、不同強度的窄帶干擾,同時對有用信號的損傷很小。
2.對陷波器的結構進行優(yōu)化。根據該陷波器的結構特點,結合Matlab進行了仿真驗證,對陷波器的關鍵因子及其對系統(tǒng)的影響做出了詳盡的分析。步長?的大小,直接影響收斂速度,和收斂的穩(wěn)定性;極點半徑r的取值大小,決定了復數自適應陷波器的3dB帶寬,3dB帶寬在影響到陷波時的信號損傷,同時也會影響迭代的收斂速度;收斂點?的準確性直接影響到頻率跟蹤的準確性和穩(wěn)態(tài)陷波性能。針對相應的關
4、鍵因子本文提出了動定步長結合法,滑動窗平滑法以及分離參數法等算法。仿真結果表明,改進后的迭代算法收斂速度得到很大的提高,且收斂穩(wěn)定性也大幅的改善。
3.完成了一階、二階、三階復數陷波單元的FPGA(Filed Programmable Gate Array)設計。對相應的Matlab程序進行了量化,為了方便模塊復用,即高階陷波器可以由一階陷波器模塊直接例化得到,本文采用的是同步量化。根據量化后的程序,對陷波器進行了合理的模塊劃
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于復數自適應陷波器的窄帶干擾抑制研究與FPGA實現(xiàn).pdf
- 基于優(yōu)化DA算法的高階濾波器的設計及其FPGA實現(xiàn).pdf
- 基于FPGA的高階FIR濾波器設計.pdf
- 混合神經解耦極點配置控制器及其應用
- 基于FPGA的高速高階FIR濾波器設計.pdf
- 自適應濾波器算法設計及其FPGA實現(xiàn)的研究與應用.pdf
- 回波抵消器算法研究及其FPGA實現(xiàn).pdf
- 基于FPGA的浮點型高階FIR濾波器設計.pdf
- 混合神經解耦極點配置控制器及其應用
- 自適應回波消除器研究及其FPGA實現(xiàn).pdf
- JPEG XR編碼器研究及其FPGA實現(xiàn).pdf
- 快變信道模擬器及其FPGA實現(xiàn).pdf
- FPGA中實現(xiàn)圖像的JPEG壓縮及其應用.pdf
- 外文翻譯--混合神經解耦極點配置控制器及其應用(英文).pdf
- 改進的廣義預測極點配置加權控制器及其應用研究.pdf
- 數字陷波器實現(xiàn)的設計方案綜述【文獻綜述】
- 基于迭代思想的復數旋轉碼FPGA編譯碼器設計.pdf
- Turbo碼編碼譯碼器的研究及其FPGA實現(xiàn).pdf
- 高階譜分析及其應用
- 卷積碼在CDMA2000中的應用及其譯碼器FPGA實現(xiàn).pdf
評論
0/150
提交評論