版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、高速數(shù)據(jù)傳輸業(yè)務(wù)對通信系統(tǒng)的吞吐量需求越來越高,信道編碼技術(shù)是在保持系統(tǒng)功率不變的情況下,提高傳輸效率的重要手段。1963年,LDPC碼由Gallager博士提出,并于上世紀90年代被重新發(fā)現(xiàn)。作為目前性能最優(yōu)的糾錯碼之一,LDPC得到了廣泛應(yīng)用,高速LDPC碼編碼器的設(shè)計及FPGA實現(xiàn)具有較強的工程應(yīng)用價值。為了應(yīng)對信道時變的問題,將RC-LDPC碼與自適應(yīng)鏈路技術(shù)結(jié)合起來,能夠進一步提高系統(tǒng)效率。本文從編碼算法的通用性出發(fā),提出了基
2、于優(yōu)化的高斯消元的編碼方案,在此基礎(chǔ)上,設(shè)計了一種校驗位并行分步運算的編碼器架構(gòu),并在FPGA芯片上給出了實現(xiàn)結(jié)果。最后,對編碼器結(jié)構(gòu)進行了改進,使之可以應(yīng)用到AMC-HARQ系統(tǒng)之中。
本文取得成果和創(chuàng)新點有:
1、根據(jù)現(xiàn)有的編碼算法,提出了基于優(yōu)化的高斯消元的編碼方法。將一致校驗矩陣通過行列置換和高斯消元,使每個校驗位的運算只與預(yù)處理后矩陣的對應(yīng)行相關(guān),具備了可以靈活并行處理的結(jié)構(gòu)。該算法通用性強,可以適用于隨機
3、構(gòu)造的LDPC碼,對于提高碼的糾錯性能有重要作用。
2、設(shè)計了一種校驗位分步并行運算的硬件結(jié)構(gòu),通過同時計算所有校驗位,分步處理單個校驗位,明顯簡化了硬件結(jié)構(gòu),減小了關(guān)鍵路徑時延,從而使編碼速率得到了提升。利用Vivado15.3硬件開發(fā)環(huán)境對編碼器進行了仿真、綜合、布局布線,并在Xilinx公司的Virter-7系列FPGA芯片上進行了板級測試,驗證了編碼器工作的正確性。實現(xiàn)結(jié)果表明,編碼器最高可以在270MHz工作時鐘頻率
4、下工作,估算吞吐量可達15.1Gbps,且占用的硬件邏輯資源和存儲資源較少。
3、構(gòu)造了具有7種碼率的LDPC碼,低碼率的校驗矩陣嵌套在高碼率校驗矩陣之中,可以利用高斯消元的編碼方案進行編碼。對上述固定碼率的LDPC碼編碼器結(jié)構(gòu)進行了改進,通過加入碼率選擇模塊,使其可以在7種碼率條件下工作。結(jié)合信道估計模塊和自動重傳請求機制,該RC-LDPC碼編碼器在基于AMC-HARQ的自適應(yīng)鏈路中,能進一步提高系統(tǒng)的傳輸效率。由于僅僅對控
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- LDPC碼編碼器FPGA實現(xiàn)研究.pdf
- 可配置LDPC碼編碼器的FPGA設(shè)計與實現(xiàn).pdf
- 多邊類型LDPC碼的算法研究及其編碼器實現(xiàn).pdf
- 碼率自適應(yīng)多邊LDPC碼的編碼器設(shè)計與FPGA實現(xiàn).pdf
- CMMB與T-MMB中LDPC碼編碼器的研究與FPGA實現(xiàn).pdf
- 數(shù)字電視傳輸系統(tǒng)中LDPC碼編碼器的研究與FPGA實現(xiàn).pdf
- 基于FPGA的LDPC編碼器研究硬設(shè)計實現(xiàn).pdf
- 可配置FFT及LDPC編碼器的FPGA實現(xiàn).pdf
- 一種高速RS碼與LDPC級聯(lián)碼編碼器設(shè)計及硬件實現(xiàn).pdf
- JPEG XR編碼器研究及其FPGA實現(xiàn).pdf
- LDPC編碼算法研究及其FPGA實現(xiàn).pdf
- 高吞吐量LDPC碼編碼構(gòu)造及其FPGA實現(xiàn).pdf
- 基于FPGA的LDPC碼高速譯碼器的設(shè)計與實現(xiàn).pdf
- LDPC碼的高速編譯碼器設(shè)計及FPGA實現(xiàn).pdf
- LDPC碼譯碼器FPGA實現(xiàn)研究.pdf
- Turbo碼編碼譯碼器的研究及其FPGA實現(xiàn).pdf
- LDPC碼的編碼實現(xiàn)研究.pdf
- 多碼率LDPC碼研究及其FPGA實現(xiàn).pdf
- LDPC碼迭代譯碼器的FPGA實現(xiàn).pdf
- LDPC碼的實現(xiàn)及其應(yīng)用.pdf
評論
0/150
提交評論