版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、經(jīng)濟(jì)的發(fā)展帶動(dòng)了物聯(lián)網(wǎng)和移動(dòng)互聯(lián)網(wǎng)的興起,也帶來(lái)了新的發(fā)展熱點(diǎn)。穿戴式設(shè)備,在生活智能化這一背景下,形成高速發(fā)展的趨勢(shì)。但是,穿戴式設(shè)備由于自身特性,電池的容量得到限制。因此,系統(tǒng)自身的功耗問(wèn)題一直制約穿戴式設(shè)備發(fā)展,影響其應(yīng)用前景。在目前的市場(chǎng)背景下,納米CMOS工藝是穿戴式設(shè)備的首選工藝。因此,針對(duì)穿戴式設(shè)備,使用納米CMOS工藝進(jìn)行低噪聲放大器的設(shè)計(jì),具有重要的意義。
本課題基于SMIC55nm CMOS工藝,對(duì)適用于低
2、功耗藍(lán)牙標(biāo)準(zhǔn)的低噪聲放大器(LNA,Low NoiseAmplifier)進(jìn)行設(shè)計(jì)。采用了具有源極電感負(fù)反饋的共源極低噪聲放大器,該結(jié)構(gòu)為經(jīng)典的低噪聲放大器結(jié)構(gòu)?;谠摻Y(jié)構(gòu),在55nm CMOS這一工藝節(jié)點(diǎn)上,進(jìn)行了一系列的驗(yàn)證和優(yōu)化,使得該低噪聲放大器在提供合理增益的同時(shí),噪聲系數(shù)與線性度指標(biāo)均滿足低功耗藍(lán)牙標(biāo)準(zhǔn)的應(yīng)用需求。針對(duì)設(shè)計(jì)需求,該LNA將匹配網(wǎng)絡(luò)全部進(jìn)行了集成。
在Cadence軟件環(huán)境下實(shí)現(xiàn)電路的前端設(shè)計(jì)、版圖設(shè)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 穿戴式心電監(jiān)護(hù)設(shè)備的低功耗技術(shù)研究.pdf
- 面向可穿戴式設(shè)備的低功耗血氧脈搏采集芯片的研究.pdf
- 用于植入式醫(yī)療設(shè)備的超低功耗SAR ADC設(shè)計(jì).pdf
- 可穿戴計(jì)算低功耗設(shè)計(jì)方法研究.pdf
- CMOS VLSI電路的功耗分析及低功耗設(shè)計(jì)研究.pdf
- 新型低功耗橋式結(jié)構(gòu)CMOS音頻功放的設(shè)計(jì).pdf
- 應(yīng)用于WSN節(jié)點(diǎn)的低功耗CMOS LC VCO的設(shè)計(jì).pdf
- 納米級(jí)CMOS高速低功耗加法器設(shè)計(jì)研究.pdf
- 納米級(jí)CMOS工藝低功耗多米諾電路的設(shè)計(jì)研究.pdf
- CMOS電路低功耗設(shè)計(jì)與優(yōu)化研究.pdf
- 用于溫補(bǔ)晶振的低功耗CMOS溫度傳感器設(shè)計(jì).pdf
- 低功耗射頻通信系統(tǒng)前端LNA與Mixer的研究與實(shí)現(xiàn).pdf
- 應(yīng)用于WSN節(jié)點(diǎn)的低電壓低功耗CMOS PGA的設(shè)計(jì).pdf
- 高速低功耗CMOS分頻器實(shí)現(xiàn).pdf
- 32納米低功耗高性能CMOS多米諾電路的設(shè)計(jì)與研究.pdf
- 低電壓低功耗CMOS RSSI電路的研究.pdf
- 可穿戴計(jì)算平臺(tái)的總體設(shè)計(jì)及其低功耗研究.pdf
- 高速低功耗雙端口CMOS SRAM的設(shè)計(jì).pdf
- 低功耗CMOS集成電路設(shè)計(jì)方法的研究.pdf
- 應(yīng)用于WBAN的低功耗CMOS收發(fā)器射頻前端電路的設(shè)計(jì)與研究.pdf
評(píng)論
0/150
提交評(píng)論