版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、一、采樣保持電路的引入在AD轉(zhuǎn)換期間,為了使輸入信號不變,保持在開始轉(zhuǎn)換時(shí)的值,通常要采用一個(gè)采樣保持電路。對于MCS96單片機(jī)的AD轉(zhuǎn)換器,啟動(dòng)轉(zhuǎn)換實(shí)際上是把采樣開關(guān)接通,進(jìn)行采樣,過一段時(shí)間后,開關(guān)斷開,采樣電路進(jìn)入保持模式,才是AD真正開始轉(zhuǎn)換二、采樣保持電路的原理AD轉(zhuǎn)換需要一定時(shí)間,在轉(zhuǎn)換過程中,如果送給ADC的模擬量發(fā)生變化,則不能保證精度。為此,在ADC前加入采樣保持電路,如圖下所示。采樣保持電路有兩種工作狀態(tài):采樣狀態(tài)和
2、保持狀態(tài)。1、采樣狀態(tài)采樣狀態(tài):控制開關(guān)K閉合,輸出跟隨輸入變化。2、保持狀態(tài)、保持狀態(tài):控制開關(guān)K斷開,由保持電容C維持該電路的輸出不變。運(yùn)算放大器A2:典型的跟隨器接法。輸入阻抗:高阻。保持狀態(tài)(K分)下Ch放電小,保持電壓不變。輸出阻抗:小。采樣保持電路的負(fù)載能力大。三、加入SH后模/數(shù)轉(zhuǎn)換控制過程加入SH后,整個(gè)模數(shù)轉(zhuǎn)換過程如下圖所示。1、CPU經(jīng)接口電路使K閉合(啟動(dòng)采樣)。2、CPU經(jīng)接口電路使K斷開(保持)。()3、CPU
3、向ADC發(fā)出啟動(dòng)轉(zhuǎn)換信號(轉(zhuǎn)換或稱量化)。()4、查詢AD轉(zhuǎn)換完成否,或使用中斷方式。5、讀取轉(zhuǎn)換后的數(shù)字。6、在實(shí)際硬件設(shè)計(jì)中,一般第②、③步設(shè)計(jì)為用一條指令完成。四、多路轉(zhuǎn)換模擬開關(guān)多路轉(zhuǎn)換模擬開關(guān)1、原理由于計(jì)算機(jī)在任一時(shí)刻只能接收一路模擬量信號的采集輸入,當(dāng)有多路模擬量信號時(shí)需通過模擬轉(zhuǎn)換開關(guān),按一定順序選取其中一路進(jìn)行采集。一般多路轉(zhuǎn)換開關(guān)(AMUX)有2n個(gè)輸入端,N個(gè)控制選擇端,一個(gè)控制端。對N個(gè)控制選擇端(即地址)進(jìn)行譯
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 采樣保持電路設(shè)計(jì)研究.pdf
- 增益可控采樣-保持電路的研究.pdf
- 低壓高性能采樣-保持電路的研究.pdf
- 流水線ADC的采樣保持電路及MDAC電路的研究.pdf
- 開關(guān)電容采樣保持電路中的非線性研究.pdf
- 超高速采樣保持電路的研究與設(shè)計(jì).pdf
- 高速高精度采樣保持電路的研究與設(shè)計(jì).pdf
- 12 bit Pipeline ADC中采樣保持電路的設(shè)計(jì).pdf
- 一種BiCMOS高速采樣-保持電路的設(shè)計(jì).pdf
- 流水線ADC的采樣保持電路及MDAC電路設(shè)計(jì).pdf
- 時(shí)間交織ADC多路選擇采樣-保持電路設(shè)計(jì).pdf
- 基于流水線ADC采樣保持電路的設(shè)計(jì).pdf
- 一種CMOS高速采樣保持電路的設(shè)計(jì).pdf
- 折疊內(nèi)插ADC中采樣保持電路的研究與設(shè)計(jì).pdf
- 基于流水線ADC的采樣保持電路的研究.pdf
- Pipelined ADC中高速采樣保持電路的研究與設(shè)計(jì).pdf
- 高速高精度采樣-保持電路理論模型與技術(shù)實(shí)現(xiàn).pdf
- 低功耗高性能采樣保持電路的研究與設(shè)計(jì).pdf
- 用于10位高速ADC的采樣-保持電路的仿真設(shè)計(jì).pdf
- 流水線型ADC中采樣保持電路研究與設(shè)計(jì).pdf
評論
0/150
提交評論