版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、<p><b> 畢業(yè)設(shè)計(論文)</b></p><p> 數(shù)顯多波形信號源設(shè)計</p><p> 摘 要:本設(shè)計使用函數(shù)發(fā)生器(ICL8038),3數(shù)字BCD計數(shù)器(MC14553B),鎖存、譯碼、驅(qū)動BCD-7段集成電路(CD4543B),二進制計數(shù)、分頻、振蕩集成電路(CD4060),驅(qū)動、十進制計數(shù)集成電路(CD4017BC),數(shù)碼顯示管等電
2、子器件,設(shè)計一款功能全面的信號源,滿足日常維修和測量。基于這一設(shè)想,本信號源設(shè)計具有如下的性能指標:</p><p> ?。?)可以輸出的波形</p><p> 方波、三角波和正弦波。</p><p> (2)信號源的輸出特性:</p><p> 正弦波幅度為0~+5V,輸出阻抗約為2 KΩ;</p><p>
3、 方波的幅度為0~+5V,輸出阻抗約為1 KΩ;</p><p> 三角波輸出幅度為0~+3V,輸出阻抗約為1 KΩ;</p><p> 三角波幅度為0~+3V,輸出阻抗約為2 KΩ;</p><p> 三種波形均設(shè)計為對稱輸出,波形失真在1%以下。</p><p> ?。?)輸出頻率范圍:</p><p>
4、頻率可調(diào)范圍設(shè)計為1Hz~100KHz,為提高測量和顯示精度,將設(shè)置如下幾個頻率檔:1Hz~10Hz、10Hz~100Hz、100Hz~1KHz、1~10KHz、10KHz~100KHz。</p><p> (4)數(shù)字顯示頻率:顯示分辨率為1Hz。</p><p> [關(guān)鍵字] MC14553B;ICL8038;正弦波;方波;三角波</p><p><b&
5、gt; 目錄</b></p><p><b> 第1章 緒 論1</b></p><p> 1.1信號發(fā)生器的發(fā)展1</p><p><b> 第2章 信號源2</b></p><p> 2.1認識信號發(fā)生器2</p><p> 2.2認識數(shù)字
6、頻率計4</p><p> 第3章 信號發(fā)生模塊6</p><p> 3.1信號發(fā)生器(ICL8038)6</p><p> 3.1.1 ICL8038的管腳及功能6</p><p> 3.1.2 CL8038的原理框圖及工作原理6</p><p> 3.1.3 波形的調(diào)節(jié)8</p>
7、<p> 3.2 信號源量程選擇設(shè)計10</p><p> 3.3 信號源電路工作原理11</p><p> 第4章 時基電路12</p><p> 4.1 二制進 計數(shù)、分頻、振蕩集成電路(CD4060)12</p><p> 4.1.1 CD4060的管腳及功能13</p><p>
8、 4.1.2 CD4060的邏輯電路圖14</p><p> 4.1.3 CD4060的功能表15</p><p> 4.1.4 CD4060的外接振蕩電路15</p><p> 4.2驅(qū)動、十進制計數(shù)集成電路(CD4017BC)16</p><p> 4.2.1 CD4017BC的管腳及功能圖16</p>
9、<p> 4.2.2 CD4017BC的邏輯電路圖17</p><p> 4.2.3 CD4017BC原理簡述18</p><p> 4.2.4 CD4017BC的時序圖19</p><p> 第5章 計數(shù)譯碼顯示單元20</p><p> 5.1 3數(shù)字BCD計數(shù)器(MC14553)20</p>
10、<p> 5.1.1 MC14553的管腳及功能20</p><p> 5.1.2 MC14553的擴展模塊圖21</p><p> 5.1.3 MCI4553的時序圖22</p><p> 5.2 鎖存、譯碼、驅(qū)動BCD-7段集成電路(CD4543B)23</p><p> 5.2.1 CD4543B的管腳及功能
11、23</p><p> 5.2.2 CD4543B的邏輯電路圖24</p><p> 5.2.3 CD4543B真值表25</p><p> 第6章 頻率計誤差分析26</p><p> 6.1 頻率計的誤差分析26</p><p> 6.2 標準頻率誤差27</p><p&g
12、t; 6.3 結(jié) 論27</p><p> 6.4 產(chǎn)品分析28</p><p> 6.5 產(chǎn)品調(diào)試與使用28</p><p> 6.6 調(diào)試中遇到的問題及解決方案28</p><p> 小 結(jié)31</p><p> 致 謝32</p><
13、p> 參 考 文 獻33</p><p> 附錄1:數(shù)顯多波形信號源原理圖34</p><p> 附錄2:數(shù)顯多波形信號源PCB圖35</p><p> 第1章 緒 論</p><p> 1.1信號發(fā)生器的發(fā)展</p><p> 在70年代前,信號發(fā)生器主要有正弦波和脈沖波兩類,而
14、函數(shù)信號發(fā)生器介于兩者之間能夠提供正弦波、鋸齒波、方波、脈沖波等波形產(chǎn)生其他的波形還得采用復(fù)雜的電路和機電結(jié)合的方法,這個時期的信號發(fā)生器存在兩大突出的問題:一是通過電位器等的調(diào)節(jié)來實現(xiàn)輸出頻率的調(diào)節(jié);二是脈沖的占空比不可調(diào)節(jié)。</p><p> 在70年代后,微處理器的出現(xiàn),可以利用處理器、A/D轉(zhuǎn)換器和D/A轉(zhuǎn)換器,硬件和軟件使信號發(fā)生器的功能擴大,產(chǎn)生更加復(fù)雜的波形,這個時期信號發(fā)生器多以軟件為主,實質(zhì)上
15、是采用微處理器對數(shù)/模轉(zhuǎn)換器的程序控制,就可以得到各種簡單的波形。</p><p> 在80年代后,數(shù)字技術(shù)日益成熟,信號發(fā)生器絕大部分不再使用機械驅(qū)動而采用數(shù)字電路,從一個頻率基準由數(shù)字合成電路產(chǎn)生可變頻信號。自從80年代以來各國都在研制DDS產(chǎn)品,并應(yīng)用于信號發(fā)生器的設(shè)計。后來出現(xiàn)的專用DDS芯片極大的推動了DDS技術(shù)的發(fā)展,但專用DDS芯片價格昂貴,而且無法實現(xiàn)我們所需要的各種波形輸出。</p>
16、;<p> 90年代末出現(xiàn)了幾種真正高性能的函數(shù)發(fā)生器;HP公司推出了型號為HP770S的信號模擬裝置系統(tǒng),它是由HP8770A任意波形數(shù)字化和HP1770A波形發(fā)生軟件組成,但是由于HP770S實際上也只能產(chǎn)生8種波形,而價格昂貴。不久以后,Analcgic公司推出了型號為Aata-2020的多波形合成器,Lecroy公司生產(chǎn)的型號為9100的任意波形發(fā)生器等。</p><p> 信號發(fā)生器技
17、術(shù)發(fā)展至今,引導(dǎo)技術(shù)潮流的仍是外國的幾大儀器公司,如日本橫河、Agilent、Tektronix等.美國的FLUKE公司的FLUKE-25型函數(shù)發(fā)生器是現(xiàn)有的測試儀器中最具多樣性功能的幾種儀器之一,它和頻率計數(shù)器組合在一起,在任何條件下都可以給出很高的波形質(zhì)量,能給出低失真的正弦波和三角波,還能給出過沖很小的方波,其最高頻率可以達到5MHZ,最大輸出幅度也達到10Vpp。國內(nèi)也有不少公司已經(jīng)有類似的儀器。如南京盛普儀器科技有限公司的SP
18、F120DDS信號發(fā)生器,華高儀器生產(chǎn)的HG1600H型數(shù)字合成函數(shù)/任意波形信號發(fā)生器。</p><p><b> 第2章 信號源</b></p><p> 2.1認識信號發(fā)生器</p><p> 信號發(fā)生器一般區(qū)分為函數(shù)信號發(fā)生器及任意波形發(fā)生器,而函數(shù)波形發(fā)生器在設(shè)計上又區(qū)分出模擬及數(shù)字合成式。數(shù)字合成式函數(shù)信號源,無論就頻率、幅
19、度乃至信號的信噪比(S/N)均優(yōu)于模擬,其鎖相環(huán)( PLL)的設(shè)計讓輸出信號不僅是頻率精準,而且相位抖動(phase Jitter)及頻率漂移均能達到相當穩(wěn)定的狀態(tài),但畢竟是數(shù)字式信號源,數(shù)字電路與模擬電路之間的干擾,始終難以有效克服,也造成在小信號的輸出上不如模擬式的函數(shù)信號發(fā)生器。</p><p> 談及模擬式函數(shù)信號源,結(jié)構(gòu)圖如圖2-1所示:</p><p> 圖 2-1 模擬
20、函數(shù)信號源結(jié)構(gòu)</p><p> 這是通用模擬式函數(shù)信號發(fā)生器的結(jié)構(gòu),是以三角波產(chǎn)生電路為基礎(chǔ)經(jīng)二極管所構(gòu)成的正弦波整型電路產(chǎn)生正弦波,同時經(jīng)由比較器的比較產(chǎn)生方波。</p><p> 而三角波是如何產(chǎn)生的,公式如下:</p><p> 換句話說,如果以恒流源對電容充電,即可產(chǎn)生正斜率的斜波。同理,右以恒流源將儲存在電容上的電荷放電即產(chǎn)生負斜率的斜波,電路結(jié)構(gòu)
21、如圖2-2所示:</p><p> 圖 2-2 波形產(chǎn)生電路</p><p> 當I1 =I2時,即可產(chǎn)生對稱的三角波,如果I1 > >I2,此時即產(chǎn)生負斜率的鋸齒波,同理I1 < < I2即產(chǎn)生正斜率鋸齒波。</p><p> 再如圖 2-2所示,開關(guān)SW1的選擇即可讓充電速度呈倍數(shù)改變,也就是改變信號的頻率,這也就是信號源面板上頻
22、率檔的選擇開關(guān)。同樣的同步地改變I1及I2,也可以改變頻率,這也就是信號源上調(diào)整頻率的電位器,只不過需要簡單地將原本是電壓信號轉(zhuǎn)成電流而已。</p><p> 而在占空比調(diào)整上的設(shè)計有下列兩種思路:</p><p> 1、頻率(周期)不變,脈寬改變,其方法如下:</p><p><b> 圖 2-3 電平</b></p>
23、<p> 改變電平的幅度(如圖2-3所示),亦即改變方波產(chǎn)生電路比較器的參考幅度,即可達到改變脈寬而頻率不變的特性,但其最主要的缺點是占空比一般無法調(diào)到20%以下,導(dǎo)致在采樣電路實驗時,對瞬時信號所采集出來的信號有所變動,如果要將此信號用來做模數(shù)(A/D)轉(zhuǎn)換,那么得到的數(shù)字信號就發(fā)生變動而無所適從。但不容否認的在使用上比較好調(diào)。</p><p> 2、占空比變,頻率跟著改變,其方法如下:</
24、p><p><b> 圖 2-4 頻率</b></p><p> 將方波產(chǎn)生電路比較器的參考幅度予以固定如圖2-4所示(正、負,可利用電路予以切換),改變充放電斜率,即可達成?! ∵@種方式的設(shè)計一般使用者的反應(yīng)是“難調(diào)”,這是大缺點,但它可以產(chǎn)生10%以下的占空比卻是在采樣時的必備條件?! ∫陨系膬煞N占空比調(diào)整電路設(shè)計思路,各有優(yōu)缺點,當然連帶的也影響到是否能產(chǎn)
25、生“像樣的”鋸齒波。</p><p> 2.2 認識數(shù)字頻率計 數(shù)字頻率計是用數(shù)字顯示被測信號頻率的一種儀器,被測信號可以是正弦信號、方波或尖脈沖信號等。此外,若配以適當?shù)膫鞲衅鬟€可以對許多的物理量進行測量,如機械振動頻率、轉(zhuǎn)速,聲音的頻率以單位時間生產(chǎn)的產(chǎn)品數(shù)量等。因此數(shù)字頻率計是一種應(yīng)用廣泛的儀器。</p><p> 數(shù)字頻率計的原理框圖如圖2-5所示,它是由時基單元、控制單
26、元、計數(shù)單元、延時單元、主控門和輸入單元組成。</p><p> 圖 2-5 頻率計原理框圖</p><p> 1) 時基單元 包括振蕩器和多級分頻器用來產(chǎn)生周期為1s或6s的脈沖信號,稱為時基信號。振蕩器可以用晶體振蕩器或集成電路、電阻和電容構(gòu)成多諧振蕩器,然后用分頻器產(chǎn)生所需的時基信號。</p><p> 2) 控制單元 此單元有兩個作用:其一是經(jīng)過門控電
27、路對時基信號進行一次二分頻,得到寬度為1s或6s方波,稱為閘門信號,用該信號的寬度控制主控門的開門時間(取樣時間),在取樣的時間里允許被測信號通過。其二是每次取樣后封鎖主控門和時基信號的輸入門,使計數(shù)器顯示的數(shù)字停留一段時間,以便觀察和讀取數(shù)據(jù)。所以控制單元的任務(wù)就是打開主控門顯示,然后清零。這個過程不斷重復(fù)進行。</p><p> 3) 計數(shù)單元 通過主控門的被測信號輸入計數(shù)器、寄存器、譯碼器和顯示電路,
28、由顯示器顯示取樣時間接收的脈沖數(shù),即被測頻率。</p><p> 4) 延時單元 取樣時間結(jié)束后,計數(shù)器中的數(shù)送入寄存器中,由寄存器送入譯碼顯示電路,數(shù)據(jù)要顯示一段時間,其延長時間取決于延時電路,故延時時間即為顯示時間在,然后清零,再讀取新的數(shù)據(jù)。</p><p> 5) 主控門 控制被測信號通過的作用,在取樣時間內(nèi)主控門打開,清零和顯示時間內(nèi)主控門關(guān)閉。</p><
29、;p> 6) 輸入單元 將接收信號加以放大、整形、變換成脈沖信號。</p><p> 第3章 信號發(fā)生模塊</p><p> 3.1 信號發(fā)生器(ICL8038)</p><p> 在信號發(fā)生模塊中主要的作用是產(chǎn)生所需要的波形(如三角波、正弦、方波)。在本設(shè)計中該模塊是由美國英特西爾公司生產(chǎn)的單片精密函數(shù)發(fā)生器集成電路芯片(ICL8038)聯(lián)結(jié)一
30、些參數(shù)控制電路(如占空比調(diào)節(jié)控制、頻率調(diào)節(jié)控制、正弦波調(diào)節(jié)控制等)及一些必要電路(如電源電路、保護電路等)結(jié)合而成。</p><p> 信號發(fā)生器(ICL8038)是美國英特西爾(Intersil)公司生產(chǎn)的單片精密函數(shù)發(fā)生器集成電路,它具有頻率范寬(0.001-300kHz)、頻率穩(wěn)定度高(頻率溫漂僅為50ppm/℃)、外圍電路簡單、易于制作等優(yōu)點。它的工作電壓范圍寬,使用單電源時為+12-+30V,使用雙電
31、源時為±6-±15V,工作電流約為15mA,下面為對它的介紹。</p><p> 3.1.1 ICL8038的管腳及功能 </p><p> ICL8038是采用14腳雙列直插式封裝,管腳的排列及功能見圖4-1所示:</p><p> 圖3-1 ICL8038引腳圖</p><p> 3.1.2 ICL8038
32、的原理框圖及工作原理</p><p> ICL8038單片集成函數(shù)信號發(fā)生器的內(nèi)部框圖如圖3-2所示。它由恒流源#1和#2、電壓比較器A和電壓比較器B、觸發(fā)器、緩沖器和三角波到正弦波變換電路等通過組合而成。</p><p> 圖 3-2 ICL8038原理框圖</p><p> 它的工作原理是通過對外接電容C由兩個恒流源充電和放電,電壓比較器A、B 的閾值分
33、別為電源電壓(指Ucc+Udd)的2/3和1/3。恒流源I1和I2的大小可通過外接電阻調(diào)節(jié),但必須I2>I1。當觸發(fā)器的輸出為低電平時,恒流源I2斷開,恒流源I1給 C充電,它的兩端電壓Uc隨時間線性上升,當Uc達到電源電壓的2/3時,電壓比較器A的輸出電壓發(fā)生跳變,使觸發(fā)器輸出由低電平變?yōu)楦唠娖?,恒流源I2接通,由于I2>I1(設(shè)I2=I1),恒流源I2將電流2I1加到C上反充電,相當于C由一個凈電流I放電,C 兩端的電壓Uc 又轉(zhuǎn)為
34、直線下降。當它下降到電源電壓的1/3時,電壓比較器B的輸出電壓發(fā)生跳變,使觸發(fā)器的輸出由高電平跳變?yōu)樵瓉淼牡碗娖?,恒流源I2斷開,I1再給 C充電,…如此周而復(fù)始,產(chǎn)生振蕩。若調(diào)整電路,使I2=I1, 則觸發(fā)器輸出為方波,經(jīng)反相緩沖器由管腳⑨輸出方波信號。C上的電壓Uc, 上升與下降時間相等,為三角波,經(jīng)電壓跟隨器從管腳③輸出三角波信號。將三角波變成正弦波是經(jīng)過一個非線性的變換網(wǎng)絡(luò)(正弦波變換器)而得以實現(xiàn),在這個非線性網(wǎng)絡(luò)中,當三角波
35、電位向兩端頂點擺動時,網(wǎng)絡(luò)提供的交流通路</p><p> 圖3-3 輸出波形相位圖</p><p> 3.1.3 波形的調(diào)節(jié)</p><p> 所有的對稱波形都可以通過調(diào)整外部的定時電阻調(diào)節(jié)。可以用兩種方法來實現(xiàn)對稱波形的生成。外接電路如圖3.1.3-3所示,最好的是采用如圖3.1.3-3所示的通過調(diào)整定位電阻RA和RB的數(shù)值來產(chǎn)生對稱波。RA是用來控
36、制三角波和正弦波的上升部分,以及方波的高電位部份。</p><p> 三角波的量值設(shè)為1/3 Vcc,因此三角波的上升時間計算公式為:</p><p> 三角波和正弦波的下降部份以及方波的“0”狀態(tài)的時間計算公式為:</p><p> 因此當Ra=Rb時,50%的負載循環(huán)可以得以實現(xiàn)。</p><p> 如果負載循環(huán)僅在50%左右的小
37、范圍內(nèi)變化。圖3-4的連接較圖3-5的連接便捷。僅一個值為1K歐的電位器是不能使負載循環(huán)達到50%,如果需要50%及以上的負載循環(huán)則需要2K歐或5K歐的電位器。</p><p> 圖 3-4 ICL8038外圍電路</p><p> 圖 3-5 ICL8038外圍電路</p><p> 通過兩個單獨定位電阻,它的頻率計算公式可為:</p>&
38、lt;p> 或者,如果RA=RB的話,則計算公式為:</p><p> 然而周期時間和產(chǎn)生的頻率都不依賴于所提供的電壓,即使在集成電路內(nèi)部存在不規(guī)則電壓也是得到一樣的值。這都是因為充電電流和門限都是一定的,且電壓也具有線性特性。因而不規(guī)則電壓對芯片的影響可以忽略不計。</p><p> 3.2 信號源量程選擇設(shè)計 </p><p> 在圖3-6中,信號
39、發(fā)生器的設(shè)計為圖中的右下部份(即以ICL8038為中心的附近的電路部份)。圖中K1是一個兩刀三位開轉(zhuǎn)換開關(guān),一個是用來選擇你所需的波形,另一個刀是接通發(fā)光二極管用來表示不同的波形(紅色代表方波,綠色代表三角波,黃色代表正弦波),K1-1的輸出一路徑通過R21送到輸出插座,R21是防止外線短路時損壞芯片而設(shè)計的。另一個路徑R20送到頻率計電路,由于頻率計電路與信號源的電路用不同的電壓,信號源輸出的信號電壓幅值有可能大于頻率計的工作電壓,造
40、成頻率計電路的損環(huán),R20、VD8、VD9就是為了保護頻率計的輸入門電路,將信號源的信號電壓限制在12V以內(nèi)。C6的作用是隔離正弦波的直流分量。ICL8038的方波輸出腳的內(nèi)部是集電極輸出,相當于OC門。所以要用一個電阻(R22)接在U+與腳之間才能形成方波輸出。RP1、RP2用來調(diào)整正弦的失真大小及波形的對稱性。R26、R25、RP3是調(diào)整波形的占空比。K2是選擇外接振蕩電容的,與RP4配合使用可以調(diào)節(jié)輸出信號的頻率。K2為粗選,RP
41、4為調(diào)。在前面的芯片介紹中已有了ICL8038產(chǎn)生信號的頻率粗略計算方法,在此這選擇電容為:C7:47</p><p> 圖 3-6 量程選擇</p><p> 3.3. 信號源電路工作原理</p><p> K1是一個兩刀三位的轉(zhuǎn)換開關(guān)(見附錄 3),一刀是用來選擇你所需要的波形,另一刀是接通發(fā)光二接管用來表示不同波形的輸出(如用紅色表示方波,綠色表示三角波
42、,黃色表示正弦波),K1-1的輸出一路通過R21送到輸出插座,R21是防止外線短路時損壞芯片而設(shè)的。另一路經(jīng)R20送到頻率計電路,由于頻率計的電路與信號源的電路用不同的電壓,信號源輸出的信號電壓幅值有可能大于頻率計的工作電壓,造成頻率計的損壞,R20、VD8、VD9就是為了保護頻率計的輸入門電路,將信號源的信號電壓限制在12V以內(nèi)。C6的作用是隔離正弦波的直流分量。ICL8038的方波輸出腳內(nèi)部是集電極開路輸出,相當于OC門,所以要用一
43、個電阻R22接在+V與輸出腳之間才能形成方波輸出。RP1、RP2是用來調(diào)節(jié)正弦波的失真大小及波形的對稱。R25、R26、R23是調(diào)整波形的占空比。K2是選擇外接震蕩電容的,與RP4配合可調(diào)節(jié)輸出信號的頻率,K2為粗選,RP4為細調(diào)。</p><p><b> 第4章 時基電路</b></p><p> 在本設(shè)計中使用二制進,計數(shù)、分頻、振蕩集成電路(CD4060
44、)來充當時基單元產(chǎn)生時基信號。使用驅(qū)動、十進制計數(shù)集成電路(CD4017BC)來充控制單元部份,用來產(chǎn)生閘門控制取樣時間和顯示控制。在此設(shè)計中的計數(shù)單元、主控門單元和延時單元則是由3數(shù)字BCD計數(shù)器(MC14553)來充當。它完成了頻率計的多數(shù)組成部份,因而它也是頻率模塊的重要組成部份。</p><p> 4.1 二制進 計數(shù)、分頻、振蕩集成電路(CD4060)</p><p> C
45、D4060是由振蕩器單元和14位串行二進制計數(shù)器組成。振蕩器單元允許RC或者晶振的外部振蕩電路的設(shè)計。復(fù)位輸入端提供恢愎所有計數(shù)器“0”狀態(tài)的信號。復(fù)位輸入端高電平有效。所有的計數(shù)段都是由主從觸發(fā)器組成。所有的計數(shù)都是通過在CP1(和CP0)端的下降沿跳變來驅(qū)動計數(shù)段的來進行計數(shù)。所有端口都是緩沖輸入輸出。在脈沖輸入端的施密特觸發(fā)器的作用是允許無限制的上升和下降沿的時鐘電路。</p><p> 芯片特性:1.在
46、15V的電源下有12MHz的時鐘輸出速率?! ?lt;/p><p> 2.公共復(fù)位端 </p><p> 3.完全靜態(tài)動作 </p><p> 4.緩沖輸入輸出 </p><p> 5.施密特觸發(fā)脈沖入端</p><p> 振蕩特性:1.由片內(nèi)精密元件組成 </p>
47、<p> 2.可接RC或晶振的外部振蕩電路</p><p> 3.在15V電源下RC振蕩電路可提供至少690KHz的頻率</p><p> 應(yīng)用:計數(shù)控制、計時、分頻、時延</p><p> 4.1.1 CD4060的管腳及功能</p><p> CD4060是采用16腳雙列直插式封裝,管腳的排列以及功能見圖4-1所示
48、:</p><p> 圖4-1 CD4060引腳圖</p><p> 引腳1~7、13 ~15:這10個引腳是CD4060的計數(shù)器、分頻輸出端口。</p><p> 引腳11:時鐘信號(計數(shù))輸入端,當為下降沿時計數(shù)器動作。</p><p> 引腳9、10:脈沖輸出端,CP0與CP1的相位相同,引腳9與10的相位相反。 </p
49、><p> 引腳12:異步清零端。高電平有效,即該端為高電平時計數(shù)器清零,該端通常應(yīng)處于低電平。</p><p> 電源電壓VDD:+(3~18)V。</p><p> 輸入電壓:0~VDD。</p><p> 4.1.2 CD4060的邏輯電路圖</p><p> 通過邏輯電路圖可以進一步的了解CD4060,
50、它的邏輯電路圖如圖4-2所示:</p><p> 圖4-2 CD4060邏輯電路圖</p><p> 在圖中我們可以看到它給出了它內(nèi)部觸發(fā)器的具體邏輯電路圖??梢钥吹剿怯蓚鬏旈T、非門和與門組成。它是非常典型的電路。</p><p> 4.1.3 CD4060的功能表</p><p> CD4060的功能如表4-3所示:</p
51、><p> 圖4-3 功 能 表 </p><p> 注釋: H:高電平;L:低電平;X:高低電平均可; :下降沿有效; :上升沿有效。</p><p> 4.1.4 CD4060的外接振蕩電路</p><p> 圖4-4是CD4060的通用外部振蕩電路連接圖。它主要是RC振蕩電路和晶體振蕩電路兩種。</p>
52、<p> 圖4-4 CD4060外接振蕩電路</p><p> CD4060內(nèi)部構(gòu)成的RC振蕩器與小規(guī)模門電路構(gòu)成的RC振蕩器是一樣的。只有改變R、C的值,就可以得到不同的夫人振蕩頻率(圖 4-16所示)。在電源電壓VDD=10V時,振蕩頻率與RC之間關(guān)系有近似關(guān)系:</p><p> F=1/2.2RTCT</p><p> 電阻RS是為了改善振
53、蕩器的穩(wěn)定性,減少由于器件參數(shù)差異而引起振蕩周期的變化。RS的值應(yīng)該盡量大于RT。雖然RS的值在很寬的范圍內(nèi)能起振,但當RS=10RT時,即使電源電壓有所調(diào)整,振蕩周期的變化也將大為減少。</p><p> 電阻RT的值應(yīng)大于1KΩ,電容CT應(yīng)大于或等于100pF。RT、CT的值太小不容易起振。表 4-5列出了元件值不同的電路性能。</p><p> 表4-5 CD4060振蕩頻率與元
54、件值</p><p> 主振產(chǎn)生的矩形波可以直接引出,同時還可以從CD4060的10個輸出端得到不同分頻系數(shù)輸出。最小可得到16分頻,最大可到達16384分頻。</p><p> 4.2 驅(qū)動、十進制計數(shù)集成電路(CD4017BC)</p><p> CD4017B中有10個譯碼輸出的異步計數(shù)器,即它有10個獨立的輸出端,在計數(shù)脈沖連續(xù)由脈沖輸入端輸入時,這1
55、0個輸出端由低向高依次為高電平。到第10個計數(shù)脈沖輸入后,這10個輸出端輸出均為低電平,即計數(shù)器歸零。如果要記錄10個以上的計數(shù)脈沖時,一般可由多個CD4017B組合而成。</p><p> 4.2.1 CD4017BC的管腳及功能圖</p><p> CD4017BC是采用16腳雙列直插式封裝,管腳的排列以及功能見圖4-6所示:</p><p> 引腳Q1
56、~Q9:這10個引腳是數(shù)據(jù)輸出端。如果從Q9輸出可作十進制計數(shù)器;</p><p> 從其它輸出可作相應(yīng)的分頻器。</p><p> 引腳12:進位輸出端。用來做多片級聯(lián)使用。高電平有效,即通常處于低電平,出現(xiàn)進位信號時為高電平。進位信號為正脈沖。</p><p> 引腳13:時鐘禁止輸入端。高電平有效,即該端為高電平時時鐘信號無法輸入計數(shù)器,故計數(shù)器保持原來
57、狀態(tài)。</p><p> 引腳14:時鐘(計數(shù))脈沖輸入端。上升沿有效。</p><p> 引腳15:異步清零端。高電平有效,即為高電平時計數(shù)器清零。該端通常應(yīng)處低電平。</p><p> 電源電壓VDD:+(3~18)V。</p><p> 特點:1、采用約翰遜編碼,因而計數(shù)器部分由5級計數(shù)單元構(gòu)成</p><p
58、><b> 。</b></p><p> 2、電路本身具有譯碼部分,有譯碼輸出實現(xiàn)對脈沖信號的分配。</p><p> 圖4-6 CD4017引腳圖</p><p> 4.2.2 CD4017BC的邏輯電路圖</p><p> 通過邏輯電路圖可以進一步的了解CD4017BC,它的邏輯電路圖如圖4-7所示:
59、</p><p> 圖4-7 CD4017邏輯電路圖</p><p> 4.2.3 CD4017BC原理簡述</p><p> CD4017由計數(shù)器和譯碼器兩部分組成。約翰遜計數(shù)器實質(zhì)是一種串行移位寄存器,將末級的--QE輸出反饋到第一級的輸入端D而構(gòu)成。這種計數(shù)器具有編碼可靠。工作熟讀快,譯碼簡單,只需由2輸入端的與門即可譯碼,且譯碼輸出無過度脈沖干擾等特點
60、。通常,只有譯碼選中的那個輸出端為高電平,其余輸出為低電平。</p><p> 表4-9約翰遜計數(shù)器的狀態(tài)表。結(jié)合圖4-10就能清楚的理解4017的狀態(tài)流程。當加上清零信號后,QA~QE均為“0”。由于QA的數(shù)據(jù)輸入端D是QE輸出的反碼,因此輸入第一個時鐘脈沖后,QA即為“1”,這時QB~QE均依次進行移位輸出,QA的輸出移至QB,QB移至Qc....如果繼續(xù)輸入脈沖,則QA為新的--QE,QB~QE任然依次移
61、位輸出,這樣就得到4-9的狀態(tài)流程圖和4-10的波形圖。</p><p> 由5級計數(shù)單元組成的約翰遜計數(shù)器,其輸出端可以有32中組合狀態(tài),而構(gòu)成十進制計數(shù)器只需要10種計數(shù)狀態(tài),因此,當電路接通電源以后,有可能進入我們不需要的22種偽碼狀態(tài)。為了使電路迅速進入圖4-10所列的狀態(tài),就在第三級計數(shù)單元的數(shù)據(jù)輸入端上加接兩級邏輯門,使QB不直接連接到DC,而使DC由下述關(guān)系決定:</p><p
62、> DC=QB(QA+QC)</p><p> 這樣,當電源接通后,不管計數(shù)單元出現(xiàn)那種隨機組合,最多經(jīng)過8個時鐘脈沖輸入之后,自動進入圖4-8所列的狀態(tài)。圖4-10為4017的狀態(tài)轉(zhuǎn)換圖。</p><p> 圖4-8為4017的狀態(tài)轉(zhuǎn)換圖 圖4-9 CD4017狀態(tài)流程表</p><p> 4.2.
63、4 CD4017BC的時序圖</p><p> 圖4-10所示的是CD4017BC的時序圖,從中可以知輸出狀態(tài)。</p><p> 圖4-8 CD4017時序波形圖</p><p> 第5章 計數(shù)譯碼顯示單元</p><p> CD4060通過外接頻率為32768HZ振蕩電路經(jīng)其內(nèi)部的分頻產(chǎn)生頻率為 的時基信號,并由端口3輸出接到C
64、D4017BC的時鐘信號輸入端口。經(jīng)過CD4017BC的處理可以產(chǎn)生頻率為1s的閘門信號。用該信號去控制計數(shù)器MC14553的計數(shù)取樣時間(時間為1S),并同時產(chǎn)生該次頻率的顯示時間控制信號(由CD4017BC的引腳1、5、6、7、9、10、11共計時間為:3.5s)和計數(shù)器復(fù)位信號來進行計數(shù)器的清零即每過五秒就清零一次。由于該頻率計的設(shè)計范圍是在1HZ~100KHZ,而計數(shù)器MC14553的計數(shù)范圍在1HZ~999HZ。所以為達到要求
65、范圍,因而要使用兩片MC14553的級聯(lián)構(gòu)成來計數(shù)。電路連接圖是通過第一片的進位信號輸出端(14引腳)與第二片的時鐘信號輸入端即計數(shù)信號輸入端(12引腳)相連來完成所需要求。然后MC14553將所計得的數(shù)值以BCD碼的形式遞給CD4543B。由它來完譯碼產(chǎn)生七段碼并驅(qū)動七段LED數(shù)碼顯示管將數(shù)值顯示出來。由于在這里選擇的是動態(tài)顯示模式,因此在這里應(yīng)用三極管VT1、VT2、VT3配合計數(shù)器的顯示控制輸出端組成控制顯示管的顯示的電路。<
66、;/p><p> 5.1 3數(shù)字BCD計數(shù)器(MC14553)</p><p> 3數(shù)字BCD計數(shù)器MC14553B是由摩托多拉公司生產(chǎn)的集成芯片。它是由3個負跳沿觸發(fā)器組成的BCD計數(shù)器通個同步級聯(lián)而成。在每個輸出端都有鎖存計數(shù)的鎖存器。3個BCD計數(shù)值是通過分路傳輸器進行分時傳輸,以便在一定時間內(nèi)只提拱一個BCD碼。數(shù)位選擇輸出信號提供對顯示的控制。所有輸出都是兼容TTL電路。且芯片
67、內(nèi)部有供數(shù)位選擇低頻掃描時鐘的振蕩器。它可用于計數(shù)、時鐘顯示、計量方面。</p><p> 5.1.1 MC14553的管腳及功能</p><p> MC14553是采用16腳雙列直插式封裝,管腳的排列以及功能作用見圖5-1所示:</p><p> 圖 5-1 MC14553引腳圖</p><p> 引腳1、2、15:數(shù)位選擇輸出端
68、,低電平輸出。用于控制數(shù)碼顯示管的顯示。它分別是十位、個位、百位選擇。</p><p> 引腳3、4:外部電容接入端。用于數(shù)位選擇的掃描電路的時鐘輸入端口。</p><p> 引腳5、6、7、9:BCD碼輸出端口。以BCD碼輸出所計得的數(shù)值。</p><p> 引腳10:鎖存允許輸入端,高電平有效。</p><p> 引腳12:時鐘信
69、號輸入端。用于輸入計數(shù)脈沖,下降沿有效。</p><p> 引腳13:主復(fù)位輸入端。用于計數(shù)器的清零。</p><p> 引腳11:時鐘信號輸入允許端,高電平有效。</p><p> 引腳14:進位信號輸出端。用于多片芯片的級聯(lián)使用,高電平有效。</p><p> 5.1.2 MC14553的擴展模塊圖</p><
70、;p> MC14553B-3數(shù)字BCD計數(shù)器,如圖5-2所示。是由3個負跳沿觸發(fā)器組成的BCD計數(shù)器通個同步串聯(lián)而成。在每個輸出端都有鎖存計數(shù)值的鎖存器。3組BCD計數(shù)值是通過多路傳輸器進行分時傳輸,以便在一定時間內(nèi)只提供一個BCD碼。數(shù)位選擇輸出信號提供對顯示的控制。所有輸出都兼容TTL電路。且芯片內(nèi)部供有用于數(shù)位選擇低頻掃描時鐘的振蕩器。</p><p> 圖5-2 MC14553B邏輯電路圖<
71、;/p><p> 通過引腳3和4間的電容可以進行掃描頻率的外部控制,或是在引腳4直接接入一個時鐘信號來允當掃描時鐘。進位輸出端用于多片串級使用。主復(fù)位輸入端為高電平時,初始化所有BCD計數(shù)器和分路器的掃描電路,同時數(shù)位選擇置為個位,并且掃描信號被禁止。當禁止輸入端為高電平時,禁止計數(shù)時鐘輸入,但是會保留最后的計數(shù)值。在時鐘輸入端的脈沖波形形成電路允許計數(shù)器在下降沿非常慢的情況下也能 夠繼續(xù)工作。當鎖存允許輸入端為高
72、電平時當前的計值將被鎖存起來,并在鎖存允許輸入信號為高電平時一直保持。它獨立于其他引腳,在復(fù)位期間只要鎖存允許端繼續(xù)為高電平時計數(shù)值將被鎖存器中的值覆蓋。</p><p> 5.1.3 MCI4553的時序圖</p><p> 圖5-3所示的是MC14553的各個管腳的時序圖。通過它我們可以進一步了解芯片功能特性。從而更好的使用。</p><p> 圖5-3
73、 MC14553B時序波形圖</p><p> 5.2 鎖存、譯碼、驅(qū)動BCD-7段集成電路(CD4543B)</p><p> CD4543B是一種為用于將BCD碼轉(zhuǎn)化為七段碼并且擁有鎖存、譯碼、驅(qū)動而設(shè)計的芯片。起初它主要是為了液晶顯示發(fā)光二極管LCD而設(shè)計的。但是它也有驅(qū)動發(fā)光二極管LED、氖管的能力。它有消隱功能,并且只需單電源供電。當在LCD設(shè)備中的使用中在6引腳LCD設(shè)備的
74、地端一定要有方波輸入。而當應(yīng)用于LED設(shè)備中時,共陰極在6引腳處只需要有一個邏輯“1”電平輸入。而在共陽極設(shè)備則需要邏輯“0”電平輸入(詳情見真值表)。</p><p> 5.2.1 CD4543B的管腳及功能</p><p> CD4543B是采用16腳雙列直插式封裝,管腳的排列以及功能作用見圖5-4所示:</p><p> 圖5-4 CD4543引腳圖&
75、lt;/p><p> 引腳1:鎖存禁止輸入端,高電平有效。</p><p> 引腳2~5:BCD碼輸出入端。</p><p> 引腳6:段輸出顯示選擇輸入端。</p><p> 引腳7:消隱信號輸入端,高電平有效。</p><p> 引腳9~15:七段碼輸出端口。</p><p> 5.
76、2.2 CD4543B的邏輯電路圖</p><p> 可以通過邏輯電路圖可以進一步的了解CD4543B,它的邏輯電路圖如圖5-5所示:</p><p> 圖5-5 CD4543邏輯電路圖</p><p> 在它圖中也有細節(jié)電路的內(nèi)部構(gòu)圖如它的鎖存器邏輯電路圖??梢钥吹剿怯蓚鬏旈T、非門和與門組成。它是非常典型的電路。</p><p>
77、 5.2.3 CD4543B真值表</p><p> 通過真值表我們可以了解各種顯示狀態(tài)和各引腳的輸入和其對應(yīng)的輸出狀態(tài)。CD4543B的真值表如圖5-6所示:</p><p> 圖5-6 CD4543真值表</p><p> 第6章 頻率計誤差分析</p><p> 6.1 頻率計的誤差分析</p><p&g
78、t; 在這一節(jié)將分折頻率計的測量誤差。所謂“頻率”,就是周期性信號在單位時間(一秒)內(nèi)變化次數(shù)。若在一定時間間隔T內(nèi)計得這個周期性信號的重復(fù)變化次數(shù)N,則其頻率可表達為:</p><p><b> ?。?.1-1)</b></p><p> 從式(6.1-1)可知,上述測頻方法的測量誤差,一方面決定于是閘門時間T準不準,另一方面決定于計數(shù)器計得準不準。由誤差的合成
79、公式可得:</p><p><b> (6.1-2)</b></p><p> 式(6.1-2)中的第一項是數(shù)字化儀器所特有的誤差,而第二項是閘門時間的相對誤差,產(chǎn)這項誤差決定于時基信號頻率的準確性。</p><p> 在測頻時,主門的開啟時刻與計數(shù)脈沖之間的時間關(guān)系是不是相關(guān)的,所以它們在時間軸上的相對位置是隨機的。這樣在相同的主門開啟
80、時間內(nèi),計數(shù)器所計得的數(shù)卻不一定相同,當主門開啟時間t接近于被測信號周期T1的整數(shù)倍時,此項誤差最大。 </p><p> 若主門開啟時刻為t1,而第一個計數(shù)脈沖出現(xiàn)在t2,在T1>△t>0的情況下(△t=t2-t1)下,這時計數(shù)器計得N個數(shù)(設(shè)N=6);現(xiàn)在再來考慮一種情況即△t趨近于零。這就是有兩種可能的計數(shù)結(jié)果:若第1個計數(shù)脈沖和第7個計數(shù)脈沖都能通過門,則可計得N+1=7個數(shù);也可能這兩個計
81、數(shù)脈沖都沒能通過主門,則只能計得N-1=5個數(shù)。由此可知,最大的計數(shù)誤差為△N=1個數(shù)。所以考慮到式(6.1-1),可以寫成式子:</p><p><b> (6.1-3)</b></p><p> 式中 T——閘門時間;</p><p><b> ——被測頻率;</b></p><p>
82、 從式(6.1-3)可知,不管計數(shù)值N多少,其最大誤差總是1個計數(shù)單位,故稱“1個誤差”,簡稱“1誤差”。</p><p> 從式(6.1-3)可知,當一定時,增大閘門時間T,可以減少1誤差對測頻率誤差的影響。</p><p> 6.2 標準頻率誤差</p><p> 閘門時間T準不準,主要決定于由石英振蕩器提供的標準頻率的準確度,若石英振蕩器的頻率為,分頻系
83、數(shù)為K(例如,=1MHZ,為了得到T=1S的時基信號,K應(yīng)等于),如(6.2-1)所示:</p><p><b> , 而 </b></p><p><b> (6.2-1)</b></p><p> 可見,閘門時間的準確度在數(shù)值上等于標準頻率的準確度,式中負號表示由 引起的閘門時間的誤差為-△T。/的要求是根據(jù)所要
84、求的測頻準確度提出來的。</p><p> 通常,對標準頻率準確度例如,當測量方案的最小計數(shù)單位是1HZ,而 HZ,在T=1S時的測量準確度為(只考慮1誤差),為了使標準頻率誤差不對測量結(jié)產(chǎn)生影響,石英振蕩器的輸出頻率準確度/應(yīng)優(yōu)于,即比1誤差引起的測頻誤差小一個量級。</p><p><b> 6.3 結(jié) 論</b></p><p>
85、 綜合上述,可得如下結(jié)論:</p><p> 計數(shù)器直接測頻的誤差主要有兩項:1誤差和標準頻率誤差。一般,總誤差可采用分項誤差絕對值合成(6.3-1),即</p><p><b> (6.3-1)</b></p><p> 由式可知,在一定時,閘門時間T選得越長,測量人準確度越高。而當T選定后,越高,則由于1誤差對測量結(jié)果的影響減小,測量
86、準確度起高。但是隨著1誤差的影響減小,標準頻率誤差/將對測量結(jié)果產(chǎn)生影響,并以為極限。即測量準確度不可能優(yōu)于的值。</p><p> ?。?)測量低頻時,由于1誤差產(chǎn)生的測頻誤差大的驚人,例如,=10HZ,</p><p> T=1S,則由1誤差引起的測頻誤差可達10%,所以,測低頻時不宜采用直接測頻的方法。</p><p><b> 6.4 產(chǎn)品分
87、析</b></p><p> 本多波形信號源將設(shè)計為可以輸出三種常見波形的信號源,即方波、三角波和正弦波。正弦波幅度為0~+5V,輸出阻抗約為2 KΩ;方波的幅度為0~+5V,輸出阻抗約為1 KΩ;三角波輸出幅度為0~+3V,輸出阻抗約為1 KΩ;三角波幅度為0~+3V;輸出阻抗約為2 KΩ;三種波形均設(shè)計為對稱輸出,波形失真在1%以下。無論方波、三角波還是正弦波它們均有一定的頻率,而且使用儀器者也
88、對輸出信號的頻率有一定要求,因此這一多波形信號源必須具有頻率的測量和顯示功能?;谶@一實際需要,本信號源設(shè)計為數(shù)字顯示頻率,可以用數(shù)碼管來實現(xiàn)顯示功能。其頻率可調(diào)范圍設(shè)計為1Hz~100KHz,這一范圍基本滿足普通的生產(chǎn)、生活和學習環(huán)境對低頻信號源的需要。為提高測量和顯示精度,可設(shè)置如下幾個頻率檔:1Hz~10Hz、10Hz~100Hz、100Hz~1KHz、1~10KHz、10KHz~100KHz。顯示頻率的分辨率為1Hz,可使用6個
89、數(shù)碼管來顯示輸出所計頻率值。</p><p> 6.5 產(chǎn)品調(diào)試與使用</p><p> 按照原理圖,安裝元件后,認真檢查無誤才可以通電調(diào)試。調(diào)試步驟如下:</p><p> 1.調(diào)試頻率計電路部分,在調(diào)試時,先斷開R20,用一個0.1uF瓷片電容跨接在IC4的第12腳與IC5的第5腳之間,微調(diào)C3試數(shù)碼管顯示1024,這時候頻率計電路調(diào)試好。</p&g
90、t;<p> 2.調(diào)節(jié)好頻率計電路后,連接上R20,調(diào)節(jié)RP4和K2將一定頻率的方波信號輸出到示波器,調(diào)節(jié)RP3使輸出方波信號的占空比為50%,并用磁漆將RP3封住,然后轉(zhuǎn)換K1是信號發(fā)生器輸出正弦波信號,調(diào)節(jié)RP1、RP2使輸出正弦波信號的上下對稱,波形失真小,細心調(diào)節(jié)RP1、RP2,可以把失真調(diào)到小于0.1%,到此整個電路調(diào)試結(jié)束(以上調(diào)試步驟不可方向進行)。</p><p> 6.6 調(diào)
91、試中遇到的問題及解決方案</p><p><b> 調(diào)試中遇到的問題:</b></p><p> ICL8038無波形輸出;</p><p> CD4017不起振,且振蕩不穩(wěn)定;</p><p> CD4543譯碼電路譯碼不對;</p><p><b> 解決方案:</b
92、></p><p> 通過查閱ICL8038芯片資料工作條件和外圍電路,在實驗板上搭載其輸出波形檢查電路,然后將電路改來和實驗板上一樣,在逐個還原恢復(fù),最終找到問題所在電阻R27,如下圖所示(6.6-1):</p><p><b> 圖6.6-1</b></p><p> 通過查閱CD4017芯片資料和工作條件,和已知的穩(wěn)定振蕩電路
93、對比,通過萬用表檢查,找到CD4017不起振的原因,如下圖(6.6-2)所示:</p><p><b> 圖6.6-2</b></p><p> 但改正后發(fā)現(xiàn)其起振不穩(wěn)定,在李老師的建議下將電路改成如下圖(6.6-3)所示:</p><p><b> 圖 6.6-3</b></p><p>
94、 改正后起振電路工作正常。</p><p> 通過查閱CD4543芯片資料和真值表(圖6.6-4),了解其中作條件和工作過程,在通過Proteus 軟件仿真,在將仿真結(jié)果如圖(6.6-5)和電路原理圖對照,找出譯碼不對的原因所在,如圖6.6-6所示:</p><p><b> 圖6.6-4</b></p><p> 圖6.6-5
95、 圖6.6-6</p><p><b> 小 結(jié)</b></p><p> 在李老師、肖老師的指導(dǎo)下,本次畢業(yè)設(shè)計在這就要畫上一個句號了。然而對于我而言,這次畢業(yè)設(shè)計所帶來的任務(wù),卻遠遠還沒有結(jié)束,通過這次畢業(yè)設(shè)計我學到了許多課本上學習不到的知識。從設(shè)計任務(wù)書的下達到今天基本實現(xiàn)任務(wù)書的實際要求,時間已經(jīng)過
96、去了兩個多月。在這兩個多月中,通過自己的學習和努力,通過各位老師的指導(dǎo)和教育,使我不僅僅在知識水平和解決實際問題的能力上有了很大的提高,還從思想的深處體會到,要把自己的所學變成現(xiàn)實時多將面臨的種種難題。</p><p> 由于我平時的課程的理論知識學的還可以,我總是認為自己的知識水平已經(jīng)能夠處理許多的現(xiàn)實問題了。然而當自己真正深入到實際實踐當中,深入到問題當中時。我竟然發(fā)現(xiàn)自己無從下手。也只有到了這個時候,我才
97、真正體會到學會運用所學的知識是何等的重要,知識是從課堂上、老師、書本上學到的,實踐則是要自己動手,自己去做才能掌握的。</p><p> 在老師的關(guān)心和幫助下,我開始了設(shè)計。在老師的指導(dǎo)下,我知道了設(shè)計資料與設(shè)計方法,從最基本的問題入手開始一個個的解決。這是一個漫長的學習過程。隨著時間的推移,我開始慢慢的掌握了設(shè)計所需要的知識。我也終于明白了大學三年學習的意義和作用。扎實的基本功和良好的學習習慣,能使自己在學習
98、新知識時有更深刻的認識力和更快的領(lǐng)會力。</p><p> 同時電子信息系對畢業(yè)的重視也是我能完成設(shè)計的一個重要的條件。為了保證我們畢業(yè)設(shè)計的正常進行,系里將實驗室全天開放給我們做畢業(yè)設(shè)計,也給我們提供了必要的軟件資料,在軟硬件上都為我們提供了很好的條件,并不時地詢問我們畢業(yè)設(shè)計的進展情況。為我們這次設(shè)計的正常開展提供了保證。</p><p> 關(guān)于本次課題的設(shè)計,我所做到的只是最基本
99、的。還有很多的設(shè)想由于時間和自身因素無法得以實現(xiàn),這不能不說是本次設(shè)計中的遺憾之處。至少它已經(jīng)啟發(fā)了我的思維,提高了我的動手能力,這是我在課本中學不到的。它為我在以后的工作崗位上發(fā)揮自己的才能奠定了堅實的基礎(chǔ)。</p><p><b> 致 謝</b></p><p> 通過兩個月的努力,畢業(yè)設(shè)計工作按期完成了,在此過程中,有喜也有悲,喜,就是每當解決一
100、個問題,學到新的知識的歡樂,悲,就是遇到問題而不知所措時的痛苦??傊?,不管是悲還是喜,都給了我很大的鼓舞,讓我學到了新的知識。通過這次設(shè)計,使我倍增了對科學探索的信心,將來我不論走上什么崗位,我都將以謙虛謹慎的態(tài)度,學習、學習、再學習。在畢業(yè)設(shè)計過程中,得到了各位老師的熱情指導(dǎo),老師們的兢兢業(yè)業(yè)的工作作風、平易近人的品格、嚴謹?shù)闹螌W態(tài)度和誨人不倦的學者風范,使我深受教益,值此論文完稿之際,謹向老師們表示忠心的感謝和深深的敬意。</
101、p><p> 在畢業(yè)設(shè)計的過程中,我有幸成為充滿學術(shù)氣氛和友愛互助氛圍的集體中的一員,從與楊老師、李老師、肖老師的討論和交流中,從他們的關(guān)心與幫助中所汲取的教益及結(jié)下的深厚友誼,是不能用簡單的語言來表達的。在此一并表示感謝,在此,我衷心地感謝在本次畢業(yè)設(shè)計中給我熱忱幫助的老師和同學。特別是我的指導(dǎo)老師李老師,在設(shè)計過程中,他給了我許多的指導(dǎo)和幫助,由于有了他的指導(dǎo),才能使我能夠順利的完成畢業(yè)設(shè)計調(diào)試工作。</
102、p><p> 向所有關(guān)心、支持和幫助過我的朋友們表示最誠摯的謝意。</p><p> 參 考 文 獻</p><p> [1] 趙保經(jīng), CMOS集成電路. 國防工業(yè)出版社出版, 1985.2</p><p> [2] 楊志忠.數(shù)字電子技術(shù).北京:高等教育出版社,2000.5</p><p> [3] 周常
103、森,范愛平.數(shù)字電子技術(shù)基礎(chǔ).濟南:山東科學技術(shù)出版社,2002</p><p> [4] 揚志忠,衛(wèi)樺林.數(shù)字電子技術(shù).北京:高等教育出版社,2002</p><p> [5] 寧帆,張玉艷,數(shù)字電路與邏輯設(shè)計.北京:人民郵電出版社,2003.7</p><p> [6] 楊素行,模擬電子技術(shù)基礎(chǔ)簡明教程(第三版).北京:高等教育出版社,2006.5<
104、/p><p> [7] 陳錦玲,Protel99SE電路設(shè)計與制板入門.北京:人民郵電出版社出版,2008.8</p><p> [8] 無線電雜志社,無線電合訂本2007年.北京,人民郵電出版社出版,2008.1</p><p> [9] 蔣正萍,數(shù)字電子技術(shù).北京,化學工業(yè)出版社,2009.8</p><p> 附錄1:數(shù)顯多波形信號
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 數(shù)顯多波形信號源畢業(yè)論文
- 基于DDS技術(shù)的多波形信號源設(shè)計.pdf
- 信號源的設(shè)計 畢業(yè)設(shè)計
- 信號源的設(shè)計和制作-畢業(yè)設(shè)計
- 信號源數(shù)估計總結(jié)
- 基于FPGA的多波形信號源研究與仿真.pdf
- 基于dds的信號源設(shè)計畢業(yè)設(shè)計論文
- 基于DDS-FPGA的多波形信號源的研究.pdf
- 試飛驗證系統(tǒng)任意波形信號源硬件設(shè)計.pdf
- 畢業(yè)設(shè)計----基于單片機的信號源
- 畢業(yè)設(shè)計----基于單片機的信號源
- 多通道通信信號源研制.pdf
- 信號源設(shè)計與制作
- 多系統(tǒng)衛(wèi)星導(dǎo)航信號源.pdf
- 物理畢業(yè)論文--dds信號源設(shè)計
- 雷達信號源設(shè)計.pdf
- 基于ad9854掃頻信號源的設(shè)計【畢業(yè)設(shè)計】
- 基于dds信號源的設(shè)計【畢業(yè)論文】
- 簡易低頻信號源設(shè)計畢業(yè)論文
- 畢業(yè)設(shè)計--基于arm的電阻抗成像系統(tǒng)激勵信號源設(shè)計
評論
0/150
提交評論