單脈沖雷達目標跟蹤與抗干擾技術研究.pdf_第1頁
已閱讀1頁,還剩45頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著數字技術的發(fā)展以及探測目標背景的復雜性增大,對于在干擾背景下雷達的目標跟蹤能力要求越來越高。本論文研究了目標跟蹤及其抗干擾技術,設計并實現了雷達數字信號處理器。主要內容有:
   (1)調研了單脈沖雷達數字信號處理器的研究現狀,提出了單脈沖雷達數字信號處理器的實現方案;
   (2)應用數字下變頻技術、FPGA和DSP技術等設計了數字信號處理器。首先對和差三通道信號進行幅度相位校準,之后對輸入的中頻和差三通道信號進行

2、采樣,下變頻處理,提取角誤差,測量多普勒等計算,實現了高速的實時數字信號處理系統(tǒng);
   (3)完成了電路原理圖和印制電路板的繪制,考慮了信號完整性的設計和電源完整性的設計。對電路進行了裝配、調試和測試,分析并解決了調試、測試過程中遇到的一些問題;
   (4)完成了雷達信號處理器的角度和速度跟蹤回路的設計,并驗證了設計的可行性。提出了一種簡單有效的抗速度欺騙干擾算法,結果表明設計是可行的,達到了系統(tǒng)設計的要求。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論