已閱讀1頁,還剩67頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、本文介紹了一個基于CPLD/FPGA的嵌入式IP核設計。論文在闡述可編程邏輯器件及其發(fā)展趨勢的基礎上,探討了知識產(chǎn)權復用理念,MCU的復雜化設計以及數(shù)字信號傳輸與處理的速度要求。結合國內外對CPLD/FPGA的使用現(xiàn)狀,引出了在CPLD/FPGA上開發(fā)嵌入式模塊程序的理念并提出了設計實現(xiàn)方法和設計實例。課題的設計目標為開發(fā)一個基于CPLD/FPGA的USBIP模塊,實現(xiàn)開發(fā)板與PC機之間的USB通信。設計過程首先進行硬件設計,在FPGA
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于CPLD-FPGA的相關測速系統(tǒng).pdf
- 基于MCU和CPLD-FPGA的pNa值智能檢測系統(tǒng)研制.pdf
- 基于CPLD-FPGA技術的視頻圖像處理系統(tǒng)的設計與實現(xiàn).pdf
- FPGA IP核的設計.pdf
- 基于FPGA的8051 IP核的設計.pdf
- 基于FPGA的視頻處理IP核設計.pdf
- 基于FPGA的SATA IP核設計與實現(xiàn).pdf
- CPLD-FPGA技術在分組密碼中的應用研究.pdf
- 基于FPGA的視頻壓縮IP核設計.pdf
- 基于FPGA的MCU IP核設計與研究.pdf
- 基于FPGA的JPEG壓縮編碼IP核設計.pdf
- 基于FPGA的GPIB控制器的IP核設計.pdf
- 可編程邏輯器件(CPLD-FPGA)的架構研究與實現(xiàn).pdf
- CPLD-FPGA在交流電機調速中的應用研究.pdf
- 基于fpga的gpib總線接口ip核設計【文獻綜述】
- 基于fpga的gpib總線接口ip核設計【開題報告】
- 基于FPGA的GPIB接口IP核的研究與設計.pdf
- 基于FPGA IP核的兩路ASI接口設計.pdf
- 基于fpga的gpib總線接口ip核設計【文獻綜述】
- 基于FPGA的IEEE1588 IP核開發(fā).pdf
評論
0/150
提交評論