版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、江南大學(xué)碩士學(xué)位論文可編程邏輯器件(CPLDFPGA)的架構(gòu)研究與實現(xiàn)姓名:王春早申請學(xué)位級別:碩士專業(yè):微電子學(xué)與固體電子學(xué)指導(dǎo)教師:薛忠杰20070601江南大學(xué)碩士學(xué)位論文ABSTRACTProgrammablelogicdevice(CPLD/FPGA)hasbeenappliedinmanyfields,includingindustryautomatization,communicationAviationandaircra
2、ft,vehicleelectronics,medicine,00nsumeelectronicsandotherhi吐technologyfieldsTheadvantagesincludesimpleprogrammingmethod,higl】speedhighreliablitityshortresearchcycle,standarddesignlanguageandtoolsofexploitation,strongfunc
3、tionwideapplication,superflexibilityeasytostudymakingitplayingmoreandmoreimportantrolesinmarketVariousallkindsofprogrammableprinciplesthe109iearchitectureandintercennectresourceofCPLD/FPGAhavebeendescribedfirstfollowingb
4、ytheInSystemProgramtechnologyanddesignflowofPLDinmisthesisBesidessomekeyparametersoftheCPLD/FPGAstructurehavebeenanalyzedanddiscussedinordertogetthebestvaluesForexample,thewidth,spacingdistanceandlengthofwireshavegreatin
5、fluenceontheareadelayandpowerTheopfimalvaluesrespectivetothedetailedlibraryareobtainedSecondthearraysensitivityamplifierhasbeendiscussedandoptimizcdAlthoughthelayoutareaincreases,theperformanceisinprovedwithoutaddifional
6、increaseinpowetFinallyWhenreadingtwoaddersdesignsviaFPGAtheAlteraQuartusIIsoRwareisappliedtoanalyzeandcomparetheirperformanceareasandpowerconsumptionbetweenthecombinationalandselftimedaddersKeywords:ProgrammableLogicDevi
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 可編程邏輯器件加密設(shè)計與實現(xiàn).pdf
- 可編程邏輯器件設(shè)計技巧
- 基于可編程邏輯器件FPGA的數(shù)字相關(guān)器.pdf
- 可編程邏輯器件結(jié)構(gòu)庫的生成與驗證.pdf
- 第八章可編程邏輯器件
- 可編程邏輯器件互連資源測試方法的研究.pdf
- 基于VHDL語言的可編程邏輯器件仿真研究.pdf
- 可編程邏輯器件在逆變器控制中的應(yīng)用.pdf
- 基于VHDL的可編程邏輯器件虛擬實驗平臺的設(shè)計與實現(xiàn).pdf
- 基于可編程邏輯器件的家庭自動化系統(tǒng)設(shè)計與實現(xiàn).pdf
- 利用可編程邏輯器件設(shè)計LED顯示屏.pdf
- 基于高密度可編程邏輯器件的FFT專用硬件實現(xiàn)研究.pdf
- 《可編程邏輯器件及應(yīng)用》課程設(shè)計--基于fpga的多功能數(shù)字時鐘
- 第八章可編程邏輯器件-海南大學(xué)
- 數(shù)字電子技術(shù)--第10章--可編程邏輯器件
- 可編程邏輯器件在電力電子控制技術(shù)中的應(yīng)用.pdf
- 基于可編程邏輯器件的邏輯分析儀關(guān)鍵技術(shù)的研究.pdf
- 基于可編程邏輯器件光柵信號采集處理卡的設(shè)計.pdf
- 可編程邏輯器件的可測性設(shè)計與驗證平臺的搭建.pdf
- 適用于納米級可編程邏輯器件的BRAM設(shè)計與研究.pdf
評論
0/150
提交評論