基于32位RISC體系結(jié)構(gòu)的微處理器設(shè)計(jì)與研究.pdf_第1頁(yè)
已閱讀1頁(yè),還剩84頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、基于RISC架構(gòu)的處理器是通用高性能處理器的一種。其架構(gòu)簡(jiǎn)潔,運(yùn)行效率高,在高性能計(jì)算,嵌入式處理,多媒體應(yīng)用等各個(gè)領(lǐng)域得到了廣泛應(yīng)用?;谟布枋稣Z(yǔ)言的CPU IP核具有可以根據(jù)應(yīng)用裁減,易于調(diào)試,便于集成的特點(diǎn),使得處理器IP核的設(shè)計(jì)、研發(fā)和應(yīng)用得到快速發(fā)展。
  本文討論了處理器指令系統(tǒng)架構(gòu),研究了微處理器的數(shù)據(jù)通路,完成了處理器流水線功能的劃分,進(jìn)行了處理器微體系結(jié)構(gòu)設(shè)計(jì),對(duì)設(shè)計(jì)的IP核進(jìn)行了系統(tǒng)功能仿真。并將IP核下載到

2、FPGA,設(shè)計(jì)的指令編譯后放入相應(yīng)存儲(chǔ)器,對(duì)處理器的IP進(jìn)行了硬件驗(yàn)證,驗(yàn)證結(jié)果滿足處理器設(shè)計(jì)的功能要求。
  論文設(shè)計(jì)實(shí)現(xiàn)的32位RISC處理器IP核,具有5級(jí)流水線架構(gòu),具備常用的七十一條指令。設(shè)計(jì)過(guò)程中解決了數(shù)據(jù)相關(guān)、結(jié)構(gòu)相關(guān)及轉(zhuǎn)移相關(guān)等問(wèn)題,并實(shí)現(xiàn)了可屏蔽的中斷系統(tǒng)。本設(shè)計(jì)體系簡(jiǎn)潔,易于擴(kuò)展,非常適合以IP核的形式應(yīng)用于FPGA芯片,作為嵌入式設(shè)備的單片機(jī)或MCU來(lái)使用。本論文的流水線處理器所采用的設(shè)計(jì)方法和設(shè)計(jì)的處理器I

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論