集成射頻低噪聲鑒頻相器的研究.pdf_第1頁
已閱讀1頁,還剩52頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著無線通信技術(shù)的地快速發(fā)展,射頻收發(fā)機中的鎖相環(huán)(Phase Lock Loop,PLL)得到了廣泛的應(yīng)用。然而,隨著諸如衛(wèi)星通信之類的高頻段應(yīng)用的出現(xiàn),PLL的性能大幅降低了,信號的噪聲大小成為影響整機性能的主要因素之一。在PLL 模塊中,鑒頻鑒相器(Phase Frequency Detector,PFD)是必不可少的組成部分,且其噪聲性能對整個系統(tǒng)也相當(dāng)關(guān)鍵。為此,低噪聲鑒頻鑒相器的研究具有重要的應(yīng)用價值。
   本論文

2、的研究主要解決現(xiàn)存各類PFD的問題,如:模擬鑒相器(Phase Detector,PD)的頻率捕獲范圍窄、數(shù)字PFD的噪聲大等,重點研究雙PFD 結(jié)構(gòu)中的模擬部分,以及雙PFD 結(jié)構(gòu)在雙環(huán)路PLL 中的應(yīng)用,具體研究內(nèi)容和創(chuàng)新工作如下:
   (1)PLL和PFD技術(shù)原理研究。首先,描述作為射頻設(shè)計核心之一的PLL的原理,分析討論決定PLL 性能狀況的幾項指標(biāo),包括:相位噪聲、毛刺和鎖定時間,率先考慮PLL 設(shè)定的指標(biāo)參數(shù)值對P

3、FD 研究設(shè)計的影響。其次,描述PFD的原理,分析討論現(xiàn)存兩類PFD 各自的優(yōu)劣,提出雙PFD 結(jié)構(gòu)的研究。
   (2)混頻型鑒相器(Phase Detector,PD)的研究。依據(jù)設(shè)計經(jīng)驗,從指標(biāo)要求、理論分析開始,逐步完善雙PFD 結(jié)構(gòu)中的模擬PD的設(shè)計,主要步驟包括:指標(biāo)的考慮、基本拓撲結(jié)構(gòu)的選擇、噪聲和靈敏度的分析、晶體管的選擇、電路結(jié)構(gòu)的優(yōu)化等。仿真結(jié)果表明,在噪聲性能上該混頻型PD 比數(shù)字PFD 更優(yōu)越;同時,即使

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論