版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、無線通信技術的快速發(fā)展,使無線通信標準朝著更快的數(shù)據(jù)傳輸率、更高的數(shù)據(jù)傳輸質量和多模支持的方向發(fā)展。同時,便攜式消費類電子的普及要求電池續(xù)航的時間盡可能長。因此對高速、高精度和低功耗模數(shù)轉換器(ADC)的設計提出了新的挑戰(zhàn)。流水線模數(shù)轉換器(Piplined ADC)基于并行工作方式,在速度、精度和功耗方面實現(xiàn)了較好的折中,是目前高速、高精度ADC的主流實現(xiàn)技術。然而,Piplined ADC需要運算放大器等線性增益模塊,隨著 CMOS
2、特征尺寸和相應電源電壓的降低,高性能運算放大器的設計變得越來越困難。逐次逼近模數(shù)轉換器(SAR ADC)不需要運算放大器,模擬模塊少,采用電容DAC網(wǎng)絡能顯著降低功耗,但基于串行工作方式,目前主要應用于中低等速度中等精度的領域。工藝尺寸的進步和時域交織技術的發(fā)展,為高速SAR ADC的實現(xiàn)提供了條件;高精度SAR ADC主要受DAC電容失配和噪聲的限制,數(shù)字校準和噪聲整形等技術,使得高速高精度SAR ADC的實現(xiàn)成為可能,并且該結構還具
3、有低功耗的優(yōu)勢。
本文首先以傳統(tǒng)二進制D/A轉換器為例,詳細介紹了SAR ADC的工作原理。電荷再分配SAR ADC功耗低,適應工藝的變化,但它的轉換精度受DAC電容失配的限制,而數(shù)字校準技術是解決失配問題最有效的方法。接著介紹了帶冗余位的SAR ADC,即sub-radix-2 SAR ADC,詳細闡述了sub-radix-2結構的誤差容忍窗口以及對于給定的失配,radix和轉換次數(shù)的選擇?;谠摻Y構,設計了一款擾動數(shù)字校準
4、的14位20MS/s SAR ADC,分別從電路結構、校準模式整體電路時序分析及擾動電路的實現(xiàn)、片內參考電壓緩沖器、DAC電容網(wǎng)絡、采樣開關、高速高精度比較器、異步邏輯電路和數(shù)字校準電路實現(xiàn)等方面,對該款ADC進行了詳細的說明。
本文采用TSMC65nm CMOS工藝實現(xiàn)了帶冗余位的14位20MS/s SAR ADC,為降低電路功耗,采用雙電源供電,模擬模塊電源電壓為2.5V,數(shù)字模塊電源電壓為1.2V。由于采用基于擾動的數(shù)字
5、校準技術來解決電容失配的問題,所以SAR ADC中 DAC陣列大小僅取決于 kT/C而不會影響線性度,這樣極大的降低了電路的功耗和芯片面積。同時sub-radix-2冗余結構減小了DAC陣列寄生電容對整體的影響,并且片內參考電壓緩沖器的引入解決了由于引線鍵合影響DAC建立不完全的問題。由于采用片內參考電壓供電,為節(jié)省功耗,采用只有VREF和Gnd供電的DAC電容網(wǎng)絡,并且采用預置位的上極板采樣技術保證共模電平保持不變,降低了比較器設計的
6、難度。在雙電源電壓下,當采樣頻率為20MS/s,輸入信號為奈奎斯特(Nyquist)頻率時,整體電路的功耗為20.9mW(數(shù)字校準電路功耗2.1mW,核心電路模塊功耗為18.8mW,其中片內參考電壓緩沖器功耗為9.85mW),校準前輸出信號的無雜散波動態(tài)范圍(SFDR)為66.19dB,信號噪聲失真比(SNDR)為57.97dB,有效位數(shù)(ENOB)為9.34位;校準后SFDR為109.93dB,SNDR為82.74dB,ENOB達13
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 帶模擬后臺校正的14位低功耗SAR ADC設計.pdf
- 12位100MSps低功耗SAR ADC的研究與設計.pdf
- 10位20MSPS流水線A-D轉換器的研究.pdf
- 14位40MSPS帶運放共享技術的低功耗Pipeline ADC研究與設計.pdf
- 12位帶數(shù)字校準的SAR ADC設計與實現(xiàn).pdf
- 雙電流鎖存比較結構的14位SAR ADC設計.pdf
- 一種16位SAR ADC的設計.pdf
- 10位60MSPS流水線ADC的研究和設計.pdf
- 10位80MSPS流水線ADC的研究與設計.pdf
- 帶數(shù)字前臺校正的12位5MHz SAR ADC設計.pdf
- 20位音頻Sigma Delta ADC的設計.pdf
- 一種帶數(shù)字校準電路的10位SAR-ADC設計.pdf
- 8位1GSPS SAR ADC的研究與設計.pdf
- 面向WSN節(jié)點的12位SAR ADC的研究.pdf
- 8位250MSPS流水線型ADC的研究與設計.pdf
- 12位100MSPS流水線型ADC研究與設計.pdf
- 10位100MSps流水線ADC的研究實現(xiàn).pdf
- 12位100Msps雙采樣流水線ADC設計.pdf
- 12位40MSPS流水線ADC關鍵單元的設計.pdf
- 基于CMOS工藝的10位SAR ADC的研究與設計.pdf
評論
0/150
提交評論