版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、模數(shù)轉(zhuǎn)換器(ADC)能將模擬域內(nèi)的信號(hào)轉(zhuǎn)換為數(shù)字域內(nèi)的信號(hào),是各種需要收集并處理模擬信號(hào)的系統(tǒng)中必不可少的重要部件。Sigma Delta ADC通過基于過采樣和噪聲整形技術(shù),以其高精度的特點(diǎn),在音頻、先進(jìn)傳感器等方面有著廣泛的研究和應(yīng)用。在近年來的研究中,受線性度、分辨率、功耗、面積等指標(biāo)的制衡,現(xiàn)階段Sigma Delta ADC常通過優(yōu)化調(diào)制器系統(tǒng)結(jié)構(gòu)以及利用多比特量化來提高其精度及線性度。
本文主要研究Sigma De
2、lta調(diào)制器系統(tǒng)結(jié)構(gòu)優(yōu)化及提高線性度的技術(shù)。論文完成了對基于噪聲耦合技術(shù)的Sigma Delta調(diào)制器的研究分析,對比了多種基于噪聲耦合技術(shù)的調(diào)制器結(jié)構(gòu)及其基本性能。運(yùn)用MATLAB進(jìn)行系統(tǒng)的行為建模及仿真,深入分析基于噪聲耦合技術(shù)的Sigma Delta調(diào)制器在精度提升的同時(shí),線性度提升的內(nèi)在原因,同時(shí)進(jìn)行了仿真與驗(yàn)證。
多比特量化器的應(yīng)用,帶來了反饋DAC的非線性問題。這直接限制了Sigma Delta的諧波性能。如何在提
3、高Sigma Delta系統(tǒng)線性度的同時(shí)減小額外資源消耗,成為研究的熱點(diǎn)。本文設(shè)計(jì)了一種基于隨機(jī)化原理的新型DWA算法,并對算法進(jìn)行了系統(tǒng)的研究與仿真實(shí)現(xiàn)。利用MATLAB軟件建模,仿真驗(yàn)證新型DWA算法對于調(diào)制器性能的提升作用,并與傳統(tǒng)DWA算法進(jìn)行對比。新型DWA算法電路由數(shù)字硬件語言VHDL設(shè)計(jì)實(shí)現(xiàn),并在Quartus II軟件的Modelsim進(jìn)行了邏輯仿真驗(yàn)證。最后利用Design Compiler將RTL級代碼綜合成門級網(wǎng)表
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- SIGMA_DELTA調(diào)制器測試系統(tǒng)研究.pdf
- MASH結(jié)構(gòu)Sigma-Delta調(diào)制器的設(shè)計(jì).pdf
- 多比特Sigma-Delta調(diào)制器系統(tǒng)結(jié)構(gòu)研究與設(shè)計(jì).pdf
- 高性能Sigma Delta調(diào)制器的研究及實(shí)現(xiàn).pdf
- 高精度Sigma-Delta調(diào)制器設(shè)計(jì).pdf
- Sigma-Delta調(diào)制器的研究和設(shè)計(jì).pdf
- 連續(xù)時(shí)間Sigma-Delta調(diào)制器設(shè)計(jì).pdf
- Sigma-Delta調(diào)制器的高效仿真技術(shù).pdf
- 2-2MASH結(jié)構(gòu)Sigma-Delta調(diào)制器設(shè)計(jì).pdf
- 用于音頻的Sigma-Delta調(diào)制器設(shè)計(jì).pdf
- 14bit單環(huán)結(jié)構(gòu)sigma-delta調(diào)制器設(shè)計(jì).pdf
- 高精度Sigma-Delta調(diào)制器的設(shè)計(jì).pdf
- CMOS寬帶連續(xù)時(shí)間Sigma-Delta調(diào)制器.pdf
- 數(shù)字陀螺Sigma-Delta調(diào)制器的設(shè)計(jì).pdf
- 插值分布反饋結(jié)構(gòu)的Sigma-Delta調(diào)制器設(shè)計(jì).pdf
- 高階級聯(lián)多位Sigma-Delta調(diào)制器設(shè)計(jì).pdf
- 連續(xù)時(shí)間Sigma-Delta調(diào)制器建模與電路研究.pdf
- 高精度SigmA-Delta調(diào)制器研究擴(kuò)ASIC實(shí)現(xiàn).pdf
- 時(shí)域交織寬帶帶通Sigma-Delta調(diào)制器研究.pdf
- Sigma-Delta DAC數(shù)字調(diào)制器研究、設(shè)計(jì)及FPGA實(shí)現(xiàn).pdf
評論
0/150
提交評論