2023年全國(guó)碩士研究生考試考研英語(yǔ)一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩25頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、<p><b>  目錄</b></p><p>  1. 電路設(shè)計(jì)要求1</p><p>  1.1 題目的內(nèi)容和要求1</p><p>  2. 電路系統(tǒng)總體設(shè)計(jì)1</p><p>  2.1 電路系統(tǒng)總體設(shè)計(jì)方案1</p><p>  2.2 設(shè)計(jì)方案的分析與選取1&l

2、t;/p><p>  2.3 層次原理圖的設(shè)計(jì)1</p><p>  2.4 多通道設(shè)計(jì)2</p><p>  3. 電路系統(tǒng)詳細(xì)設(shè)計(jì)2</p><p>  3.1原理圖總圖設(shè)計(jì)2</p><p>  3.2 子原理圖的設(shè)計(jì)5</p><p>  3.2.1電源電路模塊6</p&g

3、t;<p>  3.2.2 接收器電路系統(tǒng)模塊6</p><p>  3.2.3信號(hào)輸入信道系統(tǒng)模塊9</p><p>  3.2.4信號(hào)輸出信道與LED電平指示系統(tǒng)模塊10</p><p>  3.2.5混頻器電路系統(tǒng)模塊10</p><p>  3.2.6監(jiān)控器電路系統(tǒng)模塊10</p><p&g

4、t;  3.2.7帶通濾波器電路系統(tǒng)模塊11</p><p>  4.原理圖報(bào)表的生成11</p><p>  4.1 元器件報(bào)表的生成11</p><p>  4.2 網(wǎng)絡(luò)表文件的生成12</p><p>  4.3元器件交叉報(bào)表的生成17</p><p>  5.PCB板的設(shè)計(jì)18</p>

5、<p>  5.1繪制印制電路板18</p><p>  5.2生成PCB報(bào)表22</p><p>  5.3建立項(xiàng)目元件庫(kù)22</p><p>  6.總結(jié)與經(jīng)驗(yàn)23</p><p><b>  7.參考文獻(xiàn)23</b></p><p><b>  1. 電路設(shè)計(jì)

6、要求</b></p><p>  1.1 題目的內(nèi)容和要求</p><p>  調(diào)音臺(tái),即音頻信號(hào)混合控制臺(tái),也稱調(diào)聲控制臺(tái),它是包括錄音、擴(kuò)聲音響系統(tǒng)的控制中心,是聲音信號(hào)、各警示信號(hào)以及監(jiān)聽(tīng)信號(hào)的控制臺(tái)。調(diào)音臺(tái)可以接受多路不同阻抗、不同電平的輸入聲源信號(hào),并對(duì)這些信號(hào)進(jìn)行放大及處理,然后按不同的音量對(duì)信號(hào)進(jìn)行混合、重新分配或編組,產(chǎn)生一路或多路輸出。通過(guò)調(diào)音臺(tái)還可以對(duì)各路輸

7、入信號(hào)進(jìn)行監(jiān)聽(tīng)。</p><p>  設(shè)計(jì)的調(diào)音臺(tái)電路,帶有8個(gè)輸入通道,2個(gè)輸出通道。利用多通道設(shè)計(jì)方法,子圖上建立一個(gè)輸入通道,一個(gè)輸出通道,就可以完成。</p><p>  2. 電路系統(tǒng)總體設(shè)計(jì)</p><p>  2.1 電路系統(tǒng)總體設(shè)計(jì)方案</p><p>  調(diào)音臺(tái)由電源電路模塊、接收器電路系統(tǒng)模塊、信號(hào)輸入信道系統(tǒng)模塊(8條通

8、道)、信號(hào)輸出信道與LED電平指示系統(tǒng)模塊(2條通道)、混頻器電路系統(tǒng)模塊、監(jiān)控器電路系統(tǒng)模塊和帶通濾波器電路系統(tǒng)模塊七個(gè)功能模塊組成。</p><p>  2.2 設(shè)計(jì)方案的分析與選取</p><p>  原理圖設(shè)計(jì)有兩種設(shè)計(jì)思路:一種是在整張圖紙上設(shè)計(jì)出所有電路,由于本設(shè)計(jì)的元器件較多,該原理圖將顯得臃腫、龐雜,不便于檢測(cè)和修改,并且可讀性差。另一種方法是采用層次原理圖的設(shè)計(jì)方法完成

9、原理圖的設(shè)計(jì),即先根據(jù)系統(tǒng)的結(jié)構(gòu),將系統(tǒng)劃分成不同功能的子模塊,再根據(jù)劃分,將系統(tǒng)的層次原理圖母圖畫(huà)出,然后再將層次原理圖母圖中各個(gè)方塊電路符號(hào)對(duì)應(yīng)的子原理圖分別繪制。逐步細(xì)化,最終完成整個(gè)系統(tǒng)原理圖設(shè)計(jì)。其特點(diǎn)是可以使很復(fù)雜的電路變成相對(duì)簡(jiǎn)單的幾個(gè)模塊,電路結(jié)構(gòu)清晰明了,非常便于檢查和日后修改。本設(shè)計(jì)采用第二種設(shè)計(jì)方法。</p><p>  2.3 層次原理圖的設(shè)計(jì)</p><p>  

10、本設(shè)計(jì)采用自頂向下的層次原理圖的設(shè)計(jì)方法,是指由電路方塊圖生成電路原理圖,因此在繪制層次原理圖之前,首先要設(shè)計(jì)出電路方塊圖,改方法的設(shè)計(jì)流程如圖2-3-1所示。</p><p>  圖2-3-1 自頂向下設(shè)計(jì)流程圖</p><p><b>  2.4 多通道設(shè)計(jì)</b></p><p>  所謂多通道設(shè)計(jì)其實(shí)就是對(duì)同一個(gè)通道(子圖)的多次引用

11、。PROTEL DXP支持多通道設(shè)計(jì)。多通道設(shè)計(jì)可以大大提高設(shè)計(jì)效率,節(jié)省重復(fù)畫(huà)圖和布線的時(shí)間。畫(huà)原理圖時(shí),通過(guò)Repeat命令復(fù)制子圖。PCB布線時(shí),通過(guò)ROOM格式來(lái)復(fù)制已有的布線格式。</p><p>  3. 電路系統(tǒng)詳細(xì)設(shè)計(jì)</p><p>  3.1原理圖總圖設(shè)計(jì)</p><p>  原理圖總圖包括電源電路模塊(圖1—Power)、接收器電路系統(tǒng)模塊(圖

12、2—Headphone)、信號(hào)輸入信道系統(tǒng)模塊(圖3—Input channel)、信號(hào)輸出信道與LED電平指示系統(tǒng)模塊(圖4—Output channel)、混頻器電路系統(tǒng)模塊(圖5—Monitor)、監(jiān)控器電路系統(tǒng)模塊(圖6—Auxilary)和帶通濾波器電路系統(tǒng)模塊(圖7—Effects)七個(gè)功能模塊。</p><p>  總原理圖的繪制過(guò)程如下:</p><p>  啟動(dòng)原理圖編輯

13、器,并建立層次原理圖的文件名。</p><p>  在繪圖工具欄中單擊按鈕,此時(shí)光標(biāo)將變成十字形狀,并帶有虛線形式的方塊電路,在此狀態(tài)下,按Tab鍵,會(huì)彈出方塊電路屬性設(shè)置對(duì)話框,如圖2所示,在“Designator”文本框中輸入“AUX”;在“Filemane”中輸入“圖6-Auxilary.SchDoc”,如圖3-1-1所示</p><p>  屬性設(shè)置完畢后,選擇合適的位置單擊鼠標(biāo)左

14、鍵,同時(shí)向右下角拖動(dòng)光標(biāo),確定方塊圖的大小后,再單擊鼠標(biāo)左鍵,即完成電路方塊圖的放置。</p><p>  繪制完一個(gè)電路方塊圖后,仍處于放置電路方塊圖狀態(tài),此時(shí)按Tab鍵,在彈出的對(duì)話框中可修改下一個(gè)方塊圖屬性,用同樣的方法完成電源電路模塊(圖1—Power)、接收器電路系統(tǒng)模塊(圖2—Headphone)、混頻器電路系統(tǒng)模塊(圖5—Monitor)、帶通濾波器電路系統(tǒng)模塊(圖7—Effects)電路方塊圖的放

15、置。</p><p> ?。?)信號(hào)輸入信道系統(tǒng)模塊(8通道)(圖3—Input channel);信號(hào)輸出信道與LED電平指示系統(tǒng)模塊(2通道)(圖4—Output channel)均為多通道電路,需采用多通道設(shè)計(jì)方法,其操作方法如下:</p><p> ?、佼?huà)出需要重復(fù)的子圖;</p><p>  ②在頂層原理圖里放置這個(gè)子圖生成的Symbol;</p&g

16、t;<p> ?、?修改這個(gè)Symbol的屬性,標(biāo)志符為:Repeat(原理圖元件標(biāo)志符,第一 個(gè)通道,最后一個(gè)通道),如Repeat(IN,1,8),原理圖元件標(biāo)志符應(yīng)盡量簡(jiǎn)單,因?yàn)楫?dāng)項(xiàng)目被編譯時(shí),原理圖元件標(biāo)志符會(huì)自動(dòng)加到各元件名字后面,如 R3--->R3_MC1;信號(hào)輸入信道系統(tǒng)模塊的方塊電路屬性設(shè)置對(duì)話框如圖3-1-2所示。</p><p>  圖3-1-1 方塊電路屬性設(shè)

17、置對(duì)話框 </p><p>  圖3-1-2 多通道方塊電路屬性設(shè)置對(duì)話框</p><p> ?。?)放置電路方塊圖的電路端口。執(zhí)行“Place→Sheet Entry”命令或單擊繪圖工具欄中的按鈕,此時(shí)光標(biāo)將變成十字形狀,并帶有虛線形式的電路端口符號(hào)。在此狀態(tài)下按Tab鍵,彈出電路端口符號(hào)屬性設(shè)置對(duì)話框,如圖3-1-3所示??稍凇癗ame”中輸入該端口名稱,在“I/O Type”中選

18、擇端口的類(lèi)型。</p><p>  圖3-1-3 電路端口屬性設(shè)置對(duì)話框 </p><p> ?。?)在頂層原理圖中利用電路原理圖設(shè)計(jì)工具欄中的繪制總線工具、繪制導(dǎo)線工具、繪制總線入/出口導(dǎo)線工具、放置網(wǎng)絡(luò)標(biāo)號(hào)工具建立各方塊電路圖之間的連接;</p><p> ?。?)編譯PCB工程。</p><p>  最終完成繪制的總圖如3-1-4圖所

19、示</p><p>  圖3-1-4 調(diào)音臺(tái)電路原理圖總圖</p><p>  3.2 子原理圖的設(shè)計(jì)</p><p>  執(zhí)行“Design→Create Sheet From Symbol”命令,此時(shí)光標(biāo)將變成十字形狀,將其移至方塊電路圖上方,在此狀態(tài)下單擊鼠標(biāo)左鍵,將彈出如圖3-2-1所示的對(duì)話框。若單擊按鈕,則生成的新原理圖中的I/O端口將于方塊電路圖的端

20、口相反,即輸入變?yōu)檩敵觯敵鲎優(yōu)檩斎?;若單擊按鈕,則生成的新原理圖中的I/O端口將與方塊電路的端口相同。接收器電路系統(tǒng)模塊(圖2—Headphone)新產(chǎn)生的原理圖如圖3-2-2所示。</p><p>  圖3-2-1 轉(zhuǎn)換I/O端口方向的對(duì)話框</p><p>  圖3-2-2 新產(chǎn)生的原理圖</p><p>  3.2.1電源電路模塊</p>

21、<p>  整個(gè)電源模塊是由橋式整流電路和濾波電路組成,包括變壓器、整流橋和穩(wěn)壓管,電路板工作電壓為直流+15伏和-15伏。如圖3-2-3所示。</p><p>  圖3-2-3 電源電路模塊電路圖</p><p>  3.2.2 接收器電路系統(tǒng)模塊</p><p>  接收器的功能是接受外來(lái)信號(hào),再將信號(hào)傳送到耳機(jī)或揚(yáng)聲器。接收電路系統(tǒng)由一級(jí)集成運(yùn)算放

22、大電路和一級(jí)功率放大電路組成。首先外來(lái)信號(hào)通過(guò)一個(gè)12路的選擇器,將所有信號(hào)中的某一個(gè)頻率的信號(hào)輸入到接收器里,這個(gè)信號(hào)在通過(guò)一個(gè)集成運(yùn)放將信號(hào)放大,再傳送到耳機(jī)或揚(yáng)聲器里。由于在信號(hào)放大的過(guò)程中可能會(huì)產(chǎn)生失真,這樣就會(huì)使接收器接收到的信號(hào)不準(zhǔn)確,因此本設(shè)計(jì)在集成運(yùn)放后在添加了OCL電路,增大輸入阻抗,盡量消除交越失真,以完善其功能。</p><p><b>  其操作步驟為:</b><

23、;/p><p> ?、傺b載元器件庫(kù)。執(zhí)行“Design→Browse Library”,將彈出Libraries元器件庫(kù)面板,單擊“Libraries”按鈕,彈出“Add Remove Libraries”(添加或刪除元器件庫(kù))對(duì)話框,該對(duì)話框中列出了當(dāng)前加載的所有元器件庫(kù)文件。單擊“Add Libraries…”按鈕,彈出“Open”對(duì)話框,在該對(duì)話框中選中想要加載的元器件庫(kù),單擊“Open”按鈕即可加載元器件庫(kù)。

24、一次完成如圖3-2-4所示的元器件庫(kù)文件的加載。</p><p>  圖3-2-4 所需加載的元器件庫(kù)文件</p><p> ?、诜胖迷骷?。放置元器件之前要先選擇元器件,然后將選擇的元器件放置在圖紙中適當(dāng)?shù)奈恢?,以便于繪制原理圖時(shí)連接方便。可以通過(guò)查找元器件的方法得到所需要的元器件,然后再將所需的元器件放置在圖紙中。</p><p>  通常有兩種方法查找元器件。

25、若用戶只知道元器件的名稱,可以用鼠標(biāo)左鍵單擊元器件庫(kù)面板上的“Search”按鈕進(jìn)行查找。若用戶知道所需元器件所在的元器件庫(kù)的名稱,則可直接在元器件庫(kù)面板中進(jìn)行查找。電阻、電容和多路選擇開(kāi)關(guān)都在Miscellaneous Devices.IntLib中,芯片TL071在TI Operational Amplifier.IntLib中,Phonejack在Miscellaneous Connectors.IntLib中,三極管在Motor

26、ola Discrete BJT.IntLib中。</p><p>  找到所需的元器件后單擊“Place”按鈕,該元器件將黏貼在光標(biāo)上,將它拖到工作區(qū)的合適位置,單擊鼠標(biāo)左鍵即可放置該元器件。</p><p> ?、劬庉嬙骷?。將繪制電路原理圖所需的元器件放置到工作區(qū)后,下一步工作就是要對(duì)其屬性進(jìn)行編輯。元器件屬性的編輯主要在“Component Properties”(元器件屬性)對(duì)話

27、框中實(shí)現(xiàn),可以在元器件的上方雙擊鼠標(biāo)左鍵,即彈出如圖3-2-5所示的元器件屬性對(duì)話框;也可以在元器件的上方單擊鼠標(biāo)左鍵不放松,該元器件將黏貼在光標(biāo)上隨光標(biāo)移動(dòng),此時(shí)按Tab鍵,也可彈出元器件屬性對(duì)話框。</p><p>  圖3-2-5 元器件屬性對(duì)話框</p><p> ?、茉骷恢谜{(diào)整。元器件位置調(diào)整后如圖3-2-6所示。</p><p>  圖3-2-6

28、元器件位置分布圖</p><p> ?、莘胖秒娫磁c接地元器件。</p><p> ?、薹胖霉?jié)點(diǎn)和連接線路。選取布線工具欄中的繪制總線工具、繪制導(dǎo)線工具、繪制總線入/出口導(dǎo)線工具、放置網(wǎng)絡(luò)標(biāo)號(hào)工具建立各元器件之間的連接,電路圖如圖3-2-7所示;</p><p>  圖3-2-7 接收器電路系統(tǒng)模塊電路圖</p><p>  3.2.3信號(hào)輸入

29、信道系統(tǒng)模塊</p><p>  信號(hào)輸入信道系統(tǒng)主要由多級(jí)集成運(yùn)算放大電路組成。通過(guò)輸入信號(hào),信號(hào)先由第一級(jí)的集成運(yùn)算放大器進(jìn)行信號(hào)放大,然后分成兩路進(jìn)行再次放大,第一路通過(guò)兩個(gè)積分放大電路形成的反相放大器將信號(hào)進(jìn)行放大再輸出,第二路通過(guò)同相放大電路將信號(hào)放大再由另一個(gè)端口輸出,從而實(shí)現(xiàn)將聲音信號(hào)轉(zhuǎn)化為電信號(hào)。其電路圖如圖3-2-8所示。</p><p>  圖3-2-8 信號(hào)輸入信道系

30、統(tǒng)模塊電路圖</p><p>  3.2.4信號(hào)輸出信道與LED電平指示系統(tǒng)模塊</p><p>  信號(hào)輸出信道與LED電平指示系統(tǒng)模塊由三級(jí)集成運(yùn)算放大電路和顯示電路組成,將信號(hào)輸入信道系統(tǒng)模塊輸出來(lái)的信號(hào)進(jìn)行三級(jí)放大,通過(guò)一個(gè)輸入插口,信號(hào)通過(guò)集成運(yùn)算放大器LM833N、LM3915N,信號(hào)會(huì)送到10個(gè)LED指示燈,對(duì)信號(hào)的電平進(jìn)行指示。其電路圖如圖3-2-9所示。</p>

31、;<p>  圖3-2-9信號(hào)輸出信道與LED電平指示系統(tǒng)模塊電路圖</p><p>  3.2.5混頻器電路系統(tǒng)模塊</p><p>  監(jiān)控器電路系統(tǒng)模塊由一級(jí)電壓跟隨器和一級(jí)集成運(yùn)算放大電路組成,其中電壓跟隨器增大了電路的輸入阻抗,從而增強(qiáng)了電路的信號(hào)抗干擾能力。其電路圖如圖3-2-10所示</p><p>  圖3-2-10 混頻器電路系統(tǒng)模

32、塊的電路圖</p><p>  3.2.6監(jiān)控器電路系統(tǒng)模塊</p><p>  混頻器電路系統(tǒng)模塊由兩級(jí)集成運(yùn)算放大電路組成,通過(guò)兩個(gè)積分放大電路將輸出的音樂(lè)信號(hào)與電子混響后的聲音信號(hào)混合進(jìn)行放大。其電路圖如圖3-2-11所示。</p><p>  圖3-2-11監(jiān)控器電路系統(tǒng)模塊電路圖</p><p>  3.2.7帶通濾波器電路系統(tǒng)模塊

33、</p><p>  帶通濾波器電路系統(tǒng)是由兩級(jí)集成運(yùn)算放大電路組成,其中一級(jí)為低通濾波電路,另一級(jí)則為高通濾波電路,可以只讓一定范圍頻率的信號(hào)通過(guò),而其它頻率的信號(hào)則不能通過(guò)。其電路圖如圖3-2-12所示。</p><p>  圖3-2-12帶通濾波器電路系統(tǒng)模塊電路圖</p><p>  4.原理圖報(bào)表的生成</p><p>  4.1

34、元器件報(bào)表的生成</p><p>  選擇【Reports】菜單中的Bill of materials選擇相應(yīng)的項(xiàng)目本設(shè)計(jì)選擇LibRef、Description、Designator、Footprint、Quantity和Value項(xiàng),清單的部分內(nèi)容如表4-1-1所示。</p><p>  表4-1-1元器件報(bào)表部分內(nèi)容</p><p>  4.2 網(wǎng)絡(luò)表文件的生

35、成</p><p>  執(zhí)行【Design】→Nelist For Project →Protel命令,就可以生成以下網(wǎng)絡(luò)報(bào)表如表4-2-1所示(只列出了其中的一部分)。其中以“[”為開(kāi)始標(biāo)志,接著是元器件名稱、元器件封裝形式和元器件注釋?zhuān)浴癩”結(jié)束對(duì)元器件屬性的描述。</p><p><b>  [</b></p><p><b>

36、;  C1</b></p><p><b>  RAD-0.3</b></p><p><b>  Cap</b></p><p><b>  ]</b></p><p><b>  [</b></p><p><

37、b>  C2</b></p><p><b>  RAD-0.3</b></p><p><b>  Cap</b></p><p><b>  ]</b></p><p><b>  [</b></p><p>

38、<b>  C3</b></p><p><b>  RAD-0.3</b></p><p><b>  Cap</b></p><p><b>  ]</b></p><p><b>  [</b></p><p

39、><b>  C4</b></p><p><b>  RAD-0.3</b></p><p><b>  Cap</b></p><p><b>  ]</b></p><p><b>  [</b></p>&

40、lt;p><b>  R11_IN4</b></p><p><b>  AXIAL-0.3</b></p><p><b>  Res1</b></p><p><b>  ]</b></p><p><b>  [</b>&

41、lt;/p><p><b>  R11_IN5</b></p><p><b>  AXIAL-0.3</b></p><p><b>  Res1</b></p><p><b>  ]</b></p><p><b>  

42、[</b></p><p><b>  R11_IN6</b></p><p><b>  AXIAL-0.3</b></p><p><b>  Res1</b></p><p><b>  ]</b></p><p>

43、;<b>  [</b></p><p><b>  R11_IN7</b></p><p><b>  AXIAL-0.3</b></p><p><b>  Res1</b></p><p><b>  ]</b></p&g

44、t;<p><b>  [</b></p><p><b>  VR4_IN6</b></p><p><b>  VR5</b></p><p><b>  RPot</b></p><p><b>  ]</b>&l

45、t;/p><p><b>  [</b></p><p><b>  VR4_IN7</b></p><p><b>  VR5</b></p><p><b>  RPot</b></p><p><b>  ]</b

46、></p><p><b>  [</b></p><p><b>  VR4_IN8</b></p><p><b>  VR5</b></p><p><b>  RPot</b></p><p><b>  ]

47、</b></p><p><b>  [</b></p><p><b>  VR5</b></p><p><b>  POT4MM-2</b></p><p><b>  10k LOG</b></p><p>&l

48、t;b>  ]</b></p><p><b>  [</b></p><p><b>  VR6</b></p><p><b>  POT4MM-2</b></p><p><b>  10k LOG</b></p>&

49、lt;p><b>  ]</b></p><p><b>  [</b></p><p><b>  VR7_OUT1</b></p><p><b>  POT4MM-2</b></p><p><b>  10kLOG</b>

50、;</p><p><b>  ]</b></p><p><b>  [</b></p><p><b>  VR7_OUT2</b></p><p><b>  POT4MM-2</b></p><p><b>  1

51、0kLOG</b></p><p><b>  ]</b></p><p><b>  [</b></p><p><b>  VR8</b></p><p><b>  VR5</b></p><p><b>

52、;  LOG</b></p><p><b>  ]</b></p><p><b>  [</b></p><p><b>  VR9_IN1</b></p><p><b>  VR5</b></p><p><

53、;b>  RPot</b></p><p><b>  ]</b></p><p><b>  [</b></p><p><b>  VR9_IN2</b></p><p><b>  VR5</b></p><p&

54、gt;<b>  RPot</b></p><p><b>  ]</b></p><p><b>  [</b></p><p><b>  VR9_IN3</b></p><p><b>  VR5</b></p>

55、<p><b>  RPot</b></p><p><b>  ]</b></p><p><b>  [</b></p><p><b>  VR9_IN4</b></p><p><b>  VR5</b></p

56、><p><b>  RPot</b></p><p><b>  ]</b></p><p><b>  [</b></p><p><b>  VR10_IN3</b></p><p><b>  VR5</b>

57、;</p><p><b>  RPot</b></p><p><b>  ]</b></p><p><b>  [</b></p><p><b>  VR10_IN4</b></p><p><b>  VR5&l

58、t;/b></p><p><b>  RPot</b></p><p><b>  ]</b></p><p><b>  [</b></p><p><b>  VR10_IN5</b></p><p><b>

59、  VR5</b></p><p><b>  RPot</b></p><p><b>  ]</b></p><p><b>  [</b></p><p><b>  VR10_IN6</b></p><p>&l

60、t;b>  VR5</b></p><p><b>  RPot</b></p><p><b>  ]</b></p><p><b>  [</b></p><p><b>  VR10_IN7</b></p><

61、p><b>  VR5</b></p><p><b>  RPot</b></p><p><b>  ]</b></p><p><b>  (</b></p><p>  NetC8_IN5_1</p><p><

62、b>  C8_IN5-1</b></p><p><b>  C26_IN5-2</b></p><p><b>  R40_IN5-1</b></p><p><b>  U7_IN5-1</b></p><p><b>  )</b>

63、</p><p><b>  (</b></p><p>  NetC8_IN5_2</p><p><b>  C8_IN5-2</b></p><p><b>  R4_IN5-1</b></p><p><b>  R46_IN5-2&l

64、t;/b></p><p><b>  )</b></p><p><b>  (</b></p><p>  NetC9_IN5_1</p><p><b>  C9_IN5-1</b></p><p><b>  C33_IN5-2&

65、lt;/b></p><p><b>  R6_IN5-2</b></p><p><b>  R47_IN5-2</b></p><p><b>  U9_IN5-6</b></p><p><b>  )</b></p><p

66、><b>  (</b></p><p>  NetC9_IN5_2</p><p><b>  C9_IN5-2</b></p><p><b>  R20_IN5-1</b></p><p><b>  R21_IN5-1</b></p&g

67、t;<p><b>  R51_IN5-1</b></p><p><b>  VR4_IN5-1</b></p><p><b>  )</b></p><p><b>  (</b></p><p>  NetC10_IN5_1</

68、p><p><b>  C10_IN5-1</b></p><p><b>  VR3_IN5-3</b></p><p><b>  )</b></p><p>  表4-2-1 網(wǎng)絡(luò)報(bào)表</p><p>  4.3元器件交叉報(bào)表的生成</p>

69、<p>  執(zhí)行Report→Component Cross Reference即可生成元器件交叉報(bào)表,如下表4-3-1所示:</p><p>  表4-3-1 元器件交叉報(bào)表</p><p><b>  5.PCB板的設(shè)計(jì)</b></p><p>  5.1繪制印制電路板</p><p>  (1)在與前

70、面電路圖的同一個(gè)工程項(xiàng)目下,新建并保存一個(gè)PCB文件,打開(kāi)PCB設(shè)計(jì)界面。</p><p> ?。?)規(guī)劃電路板。點(diǎn)擊Place→Kepout→Tract然后拉動(dòng)鼠標(biāo)繪制出所需電路板大小,必須等到光標(biāo)變成圓圈時(shí)才連接到一起,保存。</p><p> ?。?)點(diǎn)擊Design→Import Changes From PCB_PROJECT1.PRJPCB后出現(xiàn)對(duì)話框如圖5-1-1所示,點(diǎn)擊E

71、xecute Changes之后,如圖5-1-2所示,顯示正在加載元器件的對(duì)話框。</p><p>  圖5-1-1 工程網(wǎng)絡(luò)變化對(duì)話框</p><p>  圖5-1-2 元器件全部正確的過(guò)程網(wǎng)絡(luò)變化對(duì)話框</p><p>  (4)加載網(wǎng)絡(luò)表和元器件封裝后的電路板圖如圖5-1-3所示,原先所確定的電路板電氣邊界太小,可通過(guò)執(zhí)行Design→Board Shape→

72、Redefine Board Shape重新確定電路板電氣邊界的大小。</p><p>  圖5-1-3 加載網(wǎng)絡(luò)表和元器件封裝后的電路板圖</p><p>  手動(dòng)調(diào)整元器件布局并自動(dòng)布線。</p><p>  執(zhí)行“Edit→Move→Move”命令,選中想要移動(dòng)的元器件,按空格鍵進(jìn)行旋轉(zhuǎn),直至找到自己想要的角度,再單擊鼠標(biāo)左鍵來(lái)放置元器件。為了便于在調(diào)試制成的

73、電路板時(shí)快速地找到每一個(gè)元器件,通常將元器件的標(biāo)注朝向同一個(gè)方向。</p><p>  依次對(duì)每個(gè)ROOM進(jìn)行手工布局,使其面積盡量小,且美觀。其命令為:Auto Route→Room,此時(shí)光標(biāo)會(huì)變成十字形,單擊需要進(jìn)行布線的Room即可對(duì)其進(jìn)行自動(dòng)布線。由于信號(hào)輸入信道系統(tǒng)模塊(Input)有8通道,信號(hào)輸出通道與LED電平指示系統(tǒng)(Output)有2通道故有2塊相同的COUT ROOM模塊和8塊相同的CIN

74、ROOM模塊,可先對(duì)一塊ROOM進(jìn)行手工調(diào)整和自動(dòng)布線,然后復(fù)制ROOM空間格式,命令為:Design→Rooms→Copy Room’s Formats,此時(shí)光標(biāo)變成十字型,首先點(diǎn)擊源ROOM,然后點(diǎn)擊要復(fù)制的目標(biāo)ROOM即可。最后,點(diǎn)擊Auto Route→All將剩下的線布通,如圖5-1-4所示:</p><p>  圖5-1-4自動(dòng)布線后的效果</p><p>  (6)調(diào)整電路板

75、的邊框,放置安裝定位孔。放置方法是首先在安裝定位孔的位置放置好焊盤(pán),然后修改焊盤(pán)的屬性。</p><p> ?。?)覆銅。點(diǎn)擊PCB設(shè)計(jì)工具欄中的放置敷銅平面工具,此時(shí)會(huì)彈出多邊形敷銅平面屬性設(shè)置對(duì)話框,如圖5-1-5所示,為增強(qiáng)電路板的抗干擾能力,對(duì)整個(gè)電路板的接地網(wǎng)絡(luò)進(jìn)行敷銅,所以Connect to net后的方框應(yīng)設(shè)置為GND,點(diǎn)擊“OK”,選中要覆銅的部分即可,分別完成Top Layer覆銅(如圖5-1

76、-6所示)和Bottom Layer覆銅(如圖5-1-7所示)。</p><p>  圖5-1-5 多邊形敷銅平面屬性設(shè)置對(duì)話框</p><p>  圖5-1-6 Top Layer覆銅(紅色)</p><p>  圖5-1-7 Bottom Layer覆銅(藍(lán)色)</p><p>  5.2生成PCB報(bào)表</p><p&

77、gt;  執(zhí)行【Reports】→Board Information,Netlist Status(網(wǎng)絡(luò)布線長(zhǎng)度)等菜單生成相應(yīng)的報(bào)表,Netlist Status的部分報(bào)表如表5-2-1所示:</p><p>  表5-2-1 PCB報(bào)表</p><p>  5.3建立項(xiàng)目元件庫(kù)</p><p>  執(zhí)行Design→Make Schematic Library命

78、令,得到PCB元器件如圖5-2-2所示。</p><p>  圖5-2-2 PCB元器件庫(kù)</p><p><b>  6.總結(jié)與經(jīng)驗(yàn)</b></p><p>  通過(guò)本次課程設(shè)計(jì),了解了調(diào)音臺(tái)電路的基本原理,同時(shí)進(jìn)一步熟悉了對(duì) Prtol DXP 軟件的使用,學(xué)會(huì)使用Prtol DXP 軟件對(duì)一個(gè)電路系統(tǒng)從原理圖到印制電路板整個(gè)過(guò)程的設(shè)計(jì),還

79、懂得了理論知識(shí)與實(shí)際結(jié)合是十分重要的,只有理論知識(shí)而不親自動(dòng)手來(lái)設(shè)計(jì)只是空談,身為一個(gè)工科生不僅要掌握好理論知識(shí),更重要的是把理論知識(shí)用到實(shí)際設(shè)計(jì)中去。學(xué)習(xí)了多通道設(shè)計(jì)及其PCB布線的方法,大大提高了設(shè)計(jì)效率。同時(shí)對(duì)電子工程產(chǎn)生了濃厚的興趣,讓我受益匪淺。</p><p><b>  7.參考文獻(xiàn)</b></p><p>  [1]李小堅(jiān) 趙山林等編著.《Protel

80、 DXP電路設(shè)計(jì)與制版使用教程》.第2版.人民郵電出版社.2009年2月.</p><p>  [2]賀春華編寫(xiě).《電子線路CAD》課程設(shè)計(jì)指導(dǎo)書(shū).廣東工業(yè)大學(xué)材料與能源學(xué)院.</p><p>  [3] 唐俊翟、馮軍勤、張曜.Protel DXP應(yīng)用實(shí)例教程[M].北京:冶金工業(yè)出版社,2004.</p><p>  [4] 任富民.電子CAD-Protel DX

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論