版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、<p><b> 畢業(yè)論文(設計)</b></p><p> 數(shù)字搶答器的設計及原理</p><p> 姓 名 </p><p> 學 號 </p><p> 年 級
2、 </p><p> 專 業(yè) 電子信息工程 </p><p> 系?。ㄔ海 ?理學院 </p><p> 指導教師 </p><p> 2012年03月07日</p><p><b> 摘
3、 要</b></p><p> 隨著計算機技術的高速發(fā)展,數(shù)字電路以其自身的特點,已廣泛應用于各個領域.在知識競賽中,特別是做搶答題目的時候,靠視覺是很難判斷出哪組先搶答成功.本次設計的搶答器目的就是解決這些問題.整體的電路可以分為兩部分:第一部分是搶答電路,第二部分是定時、報警電路.搶答器具有鎖存與顯示功能;定時、報警電路不僅可以對搶答及回答問題的時間進行定時,而且即使兩組的搶答時間相差幾微秒,
4、也可分辨出哪組優(yōu)先答題.整個電路按單元分可分為編碼單元,鎖存單元,加法器單元,設定搶答時間單元,和譯碼單元五個部分.本設計對各單元所需的元器件進行了詳細的介紹,并附上了電路圖,最終完成了設計目的.</p><p> 關鍵詞:搶答器;數(shù)字電路;定時;譯碼;鎖存</p><p><b> ABSTRACT </b></p><p> With
5、 the rapid development of computer technology, digital circuit with its own characteristics has been widely used in various fields. and In the knowledge competition, especially when do vies to answer first subject, it is
6、 difficult to judge by visual out which section first vies to answer first success. The design of the purpose is vies to answer first to solve these problems. The whole circuit can be divided into two parts: the first pa
7、rt is vies to answer first circuit, the second part was </p><p><b> 意見</b></p><p> Key words: Vies to answer first device; Digital circuit; Timing; Decoding; Lock to save</p>
8、<p><b> 目 錄</b></p><p><b> 1引言1</b></p><p> 2設計任務目的及要求1</p><p><b> 2.1設計目的1</b></p><p> 2.2 設計要求1</p><p&
9、gt; 3工作原理及設計方案2</p><p><b> 3.1原理框圖2</b></p><p> 3.2 設計思路3</p><p> 3.3 設計流程圖3</p><p> 3.4 設計方案4</p><p> 4單元電路設計與實現(xiàn)5</p><p
10、><b> 4.1編碼單元5</b></p><p><b> 4.2鎖存單元6</b></p><p> 4.3加法器單元7</p><p> 4.4設定搶答時間單元8</p><p><b> 4.5譯碼單元9</b></p><
11、;p> 4.6秒脈沖電路9</p><p> 4.7報警電路10</p><p> 5選用74系列芯片實現(xiàn)的理由:11</p><p><b> 6實驗工具11</b></p><p><b> 7接線要求11</b></p><p> 8改進設想
12、及建議12</p><p><b> 9實驗結果12</b></p><p> 10 心得體會12</p><p><b> 參考文獻13</b></p><p><b> 致謝14</b></p><p><b> 1引言
13、</b></p><p> 數(shù)字技術是當前發(fā)展最快的學科之一,隨著當代社會的科學技術的發(fā)展,數(shù)字微電子技術和半導體制造工藝的進步, 數(shù)字邏輯器件已從20世紀60年代的小規(guī)模集成電路(SSI)發(fā)展到目前的中、大規(guī)模集成電路(MSI,LSI)及超大規(guī)模集成電(VLSI),特別是用于數(shù)字電路或數(shù)字系統(tǒng)的可編程邏輯器件.目前數(shù)字電子技術已經(jīng)廣泛地應用于計算機、自動控制、電子測量儀表、電視、雷達、通信等各個領
14、域.例如在現(xiàn)代測量技術中,數(shù)字測量儀表不僅比模擬測量儀表精度高,功能高,而且容易實現(xiàn)測量的自動化和智能化.隨著集成技術的發(fā)展,尤其是中,大規(guī)模和超大規(guī)模集成電路的發(fā)展,數(shù)字電子技術的應用范圍將會更廣泛地滲透到國民經(jīng)濟的各個部門,并將產(chǎn)生越來越深刻的影響.特別是“信息高速公路”(Information Superhighway)時代.</p><p> 在許多比賽活動中,為了準確、公正、直觀地判斷出第一搶答者,通
15、常設置一臺數(shù)字電子搶答器,通過數(shù)顯、燈光及音響等多種手段指示出第一搶答者,記分、犯規(guī)及獎勵記錄等多種功能.該設計就是針對上述各種要求設計出的供數(shù)名選手參賽使用的數(shù)字式競賽搶答器.在此次課程設計中由于時間和條件的問題.我們應用我們所學的數(shù)字電路作為基礎來設計一個以中小規(guī)模的組成的電子搶答器.</p><p> 搶答器主要用于選手做搶答題時,選手進行搶答,搶到題的選手來回答問題.搶答器不僅考驗選手的反應速度同時也要
16、求選手具備足夠的知識面和一定的勇氣.選手們都站在同一個起跑線上,體現(xiàn)了公平公正的原則.</p><p> 2設計任務目的及要求</p><p><b> 2.1設計目的</b></p><p> 通過課程設計,對數(shù)字邏輯的基本內(nèi)容有進一步的了解,特別是時序邏輯電路的設計.能把學到的數(shù)字邏輯理論知識進行實踐,操作.在提高動手能力的同時對常用
17、的集成芯片有一定的了解,在電路設計方面有感性的認識.而且在進行電路設計的時候遇到問題,通過獨立的思考有利于提高解決問題的能力.在經(jīng)過課程設計后,更明白數(shù)字邏輯電路設計的一般方法,以及在遇到困難怎么排除問題.</p><p><b> 2.2 設計要求</b></p><p> 我選擇的課程任務是設計一個8位數(shù)字搶答器. 設計要求包括:</p><
18、;p> 1. 搶答器同時供8名選手或8個代表隊比賽,分別用8個按鈕S0 ~ S7表示. 2. 設置一個系統(tǒng)清除和搶答控制開關S,該開關由主持人控制. 3. 搶答器具有鎖存與顯示功能.即選手按動按鈕,鎖存相應的編號,并在優(yōu)先搶答選手的編號一直保持到主持人將系統(tǒng)清除為止.4. 搶答器具有定時搶答功能,且一次搶答的時間由主持人設定(如,30秒).當主持人啟動"開始"鍵后,定時器進行減計時.</p&g
19、t;<p> 5. 參賽選手在設定的時間內(nèi)進行搶答,搶答有效,定時器停止工作,顯示器上顯示選手的編號和搶答的時間,并保持到主持人將系統(tǒng)清除為止. 6. 如果定時時間已到,無人搶答,本次搶答無效,系統(tǒng)通過一個指示燈報警并禁止搶答,定時顯示器上顯示00.</p><p> 3工作原理及設計方案</p><p> 搶答器是為競賽參賽者答題時進行搶答而設計的一種優(yōu)先判決器電
20、路,競賽者可以分為若干組,搶答時各組對主持人提出的問題要在最短的時間內(nèi)做出判斷,并按下?lián)尨鸢存I回答問題.當?shù)谝粋€人按下按鍵后,則在顯示器上顯示該組的號碼,同時電路將其他各組按鍵封鎖,使其不起作用.回答完問題后,由主持人將所有按鍵恢復,重新開始下一輪搶答.搶答器具有定時搶答功能,且每次搶答的時間可以由主持人設定(如30秒).當主持人啟動"開始"鍵后,定時器進行減計時. 參賽選手在設定的時間內(nèi)進行搶答,搶答有效,定時器停
21、止工作,顯示器上顯示選手的編號和搶答的時間,并保持到主持人將系統(tǒng)清除為止.如果定時時間已到,無人搶答,本次搶答無效,系統(tǒng)通過一個指示燈報警并禁止搶答,定時顯示器上顯示00.</p><p> 因此要完成搶答器的邏輯功能,該電路至少應包括輸入開關、數(shù)字顯示、判別組控制以及組號鎖存等部分.</p><p><b> 3.1原理框圖</b></p><
22、;p><b> 圖1 原理框圖</b></p><p><b> 3.2 設計思路</b></p><p> 1. 搶答器供8名選手比賽,分別用8個按鈕S0 ~ S7表示.這個功能只需要通過管腳分配把按鈕分配到實驗版上的撥動開關SW0到SW7,讓每個選手撥動開關后產(chǎn)生相應的信號就可以了.不同的選手撥動按鈕發(fā)出信號通過74LS148編碼
23、器進行編碼,編碼后輸出信號進行下一步的譯碼和鎖存. 2. 設置一個系統(tǒng)清除和搶答控制開關S,該開關由主持人控制.在這里首先通過管腳分配把開關S分配到相應一個撥動開關,這個就是開關SW16.該開關聯(lián)到相應的線路,這個線路通過與非門連接其他信號,從而達到清零的功能. 3. 搶答器具有鎖存與顯示功能.即選手按動按鈕,鎖存相應的編號,并將優(yōu)先搶答選手的編號一直保持到主持人將系統(tǒng)清除為止.74LS373具有鎖存功能,可以在一個選手按下按鈕
24、后進行鎖存,其他的選手不能再搶答.鎖存相應的編號時,由于編碼器編的是從0到7,如果0號選手搶答,與清零的時候可能造成混淆,所以要加上加法器,對編碼器的0到7都加上1.加法器是用74LS83,這樣在后面的74LS47譯碼器上就可以顯示1到8的號碼. 4. 搶答器具有定時搶答功能,且一次搶答的時間由主持人設定(如,30秒).當主持人</p><p> 5. 參賽選手在設定的時間內(nèi)進行搶答,搶答有效,定時器停止工
25、作,顯示器上顯示選手的編號和搶答的時間,并保持到主持人將系統(tǒng)清除為止.選手進行搶答,通過編碼器,鎖存器,加法器,譯碼器等顯示出來.當某個選手搶答有效,通過74LS148編碼器的GSN端口連接到控制清零端的與非門就可以進行禁止其他選手的搶答,同時把該選手的號碼顯示在數(shù)碼管上,同時通過74LS148編碼器的GSN端口可以停止74LS192的脈沖,從而讓脈沖停止,達到顯示搶答時間的效果. 6. 如果定時時間已到,無人搶答,本次搶答無效,系
26、統(tǒng)通過一個指示燈報警并禁止搶答,定時顯示器上顯示00.當時間到的時候,減法器74LS192的十位的LDN端口發(fā)出一個高電平,在這個端口上連接上一個顯示燈,作為報警用.同時減法器74LS192的十位的BON端口會發(fā)出一個低電平,可以連接到脈沖上,讓脈沖停止,數(shù)碼管上顯示的是00.</p><p><b> 3.3 設計流程圖</b></p><p><b>
27、 圖2 流程圖</b></p><p><b> 3.4 設計方案</b></p><p> 整體的電路可以分為兩部分,一個是搶答電路,第二部分是定時、報警電路.</p><p> 1 .搶答的部分:搶答器供8名選手比賽,分別用8個按鈕S0 ~ S7表示.通過管腳分配把按鈕分配到實驗版上的撥動開關SW0到SW7,讓每個選手撥
28、動開關后產(chǎn)生相應的信號.不同的選手撥動按鈕發(fā)出信號通過74LS148編碼器進行編碼,編碼后輸出信號進行下一步的譯碼和鎖存.設置一個系統(tǒng)清除和搶答控制開關S,開關由主持人控制.通過管腳分配把開關S分配到相應一個撥動開關SW16.該開關聯(lián)系到一個相應的線路,這個線路通過與非門連接其他信號,從而達到清零的功能.搶答器具有鎖存與顯示功能.即選手按動按鈕,鎖存相應的編號,并將優(yōu)先搶答選手的編號一直保持到主持人將系統(tǒng)清除為止.74LS373具有鎖存
29、功能,可以在一個選手按下按鈕后進行鎖存,其他的選手不能在有選手搶答后再進行搶答.鎖存相應的編號時,由于編碼器編的是從0到7,如果0號選手搶答,與清零的時候可能造成混淆,所以要加上加法器,對編碼器的0到7都加上1.加法器是使用74LS83,加1后在就可以在數(shù)碼顯示管上顯示1到8的號碼.</p><p> 2. 定時、報警部分:一次搶答的時間由主持人設定(如30秒).當主持人啟動"開始"鍵后,定
30、時器進行減計時.74LS192具有減法功能,通過使用74LS192可以對設定的時間進行自減.74LS192進行工作的時候需要給定秒脈沖.同時74LS192結合74LS47可以對所設定的搶答時間和選手搶答的時間顯示出來.參賽選手在設定的時間內(nèi)進行搶答,搶答有效,定時器停止工作,顯示器上顯示選手的編號和搶答的時間,并可以保持到主持人將系統(tǒng)清除為止.選手進行搶答,通過編碼器,鎖存器,加法器,譯碼器,顯示出來.當某個選手搶答有效,通過74LS1
31、48編碼器的GSN端口連接到控制清零端的與非門就可以進行禁止其他選手的搶答,同時把該選手的號碼顯示在數(shù)碼管上,而且通過74LS148編碼器的GSN端口可以停止74LS192的脈沖,從而讓脈沖停止,達到顯示搶答時間的效果.若定時時間已到,無人搶答,本次搶答無效,系統(tǒng)通過一個指示燈報警并禁止搶答,定時顯示器上顯示00.當時間到的時候,減法器74LS192的十位的LDN端口發(fā)出一個高電平,在這個端口上連接上一個顯示燈,作為報警用.同時減法器7
32、4LS192的十位的BON端口</p><p> 4單元電路設計與實現(xiàn)</p><p> 整個電路分為編碼單元,鎖存單元,加法器單元,設定搶答時間單元,和譯碼單元五個部分.下面分別對各個單元進行詳細的介紹.</p><p><b> 4.1編碼單元</b></p><p> 在選手按動按鈕后,發(fā)出相應的信號.使用
33、74LS148對信號進行編碼,優(yōu)先判決器是由74LS148集成優(yōu)先編碼器等組成.該編碼器有8個信號輸入端,3個二進制碼輸出端,輸入使能端EI,輸出使能端EO和優(yōu)先編碼工作狀態(tài)標志GS.其功能表如 圖3所示.從功能表中可以看出當EI=“0”時,編碼器工作,而當EI=“1”時,則不論8個輸入端為何種狀態(tài),輸出端均為“1”,且GS端和EO端為“1”,編碼器處于非工作狀態(tài),這種情況被稱為輸入低電平有效.</p><p>
34、 表1 優(yōu)先編碼器74LS148功能表</p><p> (表中×代表任意狀態(tài))</p><p> 由74LS148集成優(yōu)先編碼器組成的優(yōu)先判決器如圖所示,當搶答開關S0—S7中的一個按下時,編碼器輸出相應按鍵對應的二進制代碼,低電平有效.編碼器輸出AO~A2、工作狀態(tài)標志GS作為鎖存器電路的輸入信號,而輸入使能端EI端應和鎖存器電路的Q0端相聯(lián)接,目的是為了在EI端為“1
35、”時鎖定編碼器的輸入電路,使其它輸入開關不起作用.具體實現(xiàn)電路為:</p><p><b> 圖3 編碼單元</b></p><p> 4.2鎖存單元 </p><p> 表2 74LS373功能表</p><p> 上表是74LS373的真值表,表中:L——低電平;H——高電平;X——不定態(tài);Q——建立穩(wěn)態(tài)
36、前Q的電平;G——輸入端,與8031ALE連高電平:暢通無阻;低電平:關門鎖存.D——使能端,接地.當G=“1”時,74LS373輸出端1Q—8Q與輸入端1D—8D相同;當G為下降沿時,將輸入數(shù)據(jù)鎖存.</p><p> 那么按照實驗的要求,編碼器的輸入就只有三個,因此只用到Q1到Q3,而Q4接上74LS148的GSN,再和74LS373的輸出D4通過與非門連接起來,輸?shù)?4LS373的G端口.從而達到鎖存的目
37、的.具體電路圖為:</p><p><b> 圖4 鎖存單元</b></p><p><b> 4.3加法器單元</b></p><p> 由于選手輸入的是0到7,所以要每個都加上1,讓數(shù)碼管顯示的是1到8,因此要使用加法器.加法器的真值表為:</p><p> A1[A3] B1[B3]
38、A2[A4] B2[B4] | S1[S3] S2[S4] C2[C4] | S1[S3] S2[S4]C2[C4]</p><p> L L L L | L L L | H L L</p><p> H L L L | H L L | L H L</p><p> L H L L | H L L | L H L</p><p> H
39、 H L L | L H L | H H L</p><p> L L H L | L H L | H H L</p><p> H L H L | H H L | L L H</p><p> L H H L | H H L | L L H</p><p> H H H L | L L H | H L H</p>&l
40、t;p> L L L H | L H L | H H L</p><p> H L L H | H H L | L L H</p><p> L H L H | H H L | L L H</p><p> H H L H | L L H | H L H</p><p> L L H H | L L H | H L H<
41、/p><p> H L H H | H L H | L H H</p><p> L H H H | H L H | L H H</p><p> H H H H | L H H | H H H</p><p> 因此要使加法器加上1,那么,令74LS83的A1,A2,A3對應74LS373的Q1,Q2,Q3作為輸入的數(shù)據(jù),而B1,B2,
42、B3,B4,A4則接地.具體的電路圖為:</p><p><b> 圖5 加法單元</b></p><p> 4.4設定搶答時間單元</p><p> 74LS192是雙時鐘方式的十進制可逆計數(shù)器.(bcd,二進制),</p><p> CPU為加計數(shù)時鐘輸入端,CPD為減計數(shù)時鐘輸入端.</p>
43、<p> LD為預置輸入控制端,異步預置.</p><p> CR為復位輸入端,高電平有效,異步清除.</p><p> CO為進位輸出:1001狀態(tài)后負脈沖輸出,</p><p> BO為借位輸出:0000狀態(tài)后負脈沖輸出.</p><p> 因此設定脈沖輸入后,需要使用兩個74LS192,一個作為個位,一個作為十位.個
44、位的BO連接到十位的脈沖輸入,十位的BO就連接到脈沖,表示時間到的時候脈沖不對74LS194作用.具體的電路如下:</p><p><b> 圖6 設數(shù)單元</b></p><p><b> 4.5譯碼單元</b></p><p> 譯碼為編碼的逆過程.它將編碼時賦予代碼的含義“翻譯”過來.實現(xiàn)譯碼的邏輯電路成為譯碼
45、器.譯碼器輸出與輸入代碼有唯一的對應關系.74LS47是輸出低電平有效的七段字形譯碼器,它在這里與數(shù)碼管配合使用.具體的連接電路為:</p><p><b> 圖7 譯碼單元</b></p><p><b> 4.6秒脈沖電路 </b></p><p> 兩塊74LS192實現(xiàn)減法計數(shù),通過譯碼電路74LS48顯示到
46、數(shù)碼管上,其時鐘信號由時鐘產(chǎn)生電路提供.用555定時器組成多諧振蕩器輸出方波脈沖,頻率為1Hz.設計電路如下.在此電路中根據(jù)產(chǎn)生脈沖振蕩頻率的計算公式f=,取,,C=10即可以實現(xiàn).為了從視覺上觀察秒脈沖,特設置一脈沖指示燈.</p><p> 表4 555定時器的功能表</p><p><b> 圖8 555引腳圖</b></p><p>
47、;<b> 圖9 秒脈沖電路 </b></p><p><b> 4.7報警電路</b></p><p> 將搶答報警電路與到時報警電路放在一起,由一個電阻,一個三極管與一個蜂鳴器控制.</p><p> 報警時序控制電路由74LS123完成,其引腳圖如下:</p><p> 圖10 74
48、LS123引腳圖</p><p> 5選用74系列芯片實現(xiàn)的理由:</p><p> 74系列芯片價格便宜,用其實現(xiàn),成本較低基本能滿足學校場合需要;</p><p> 與我們學過的 〈〈數(shù)字電路與邏輯設計〉〉聯(lián)系緊密.能將們所學知識用于實際,對鞏固所學知識有重要意義.</p><p> 用了一些成型電路,如NE555標準秒脈沖電路等
49、,使總體方案易于實現(xiàn).</p><p> 所用芯片均在〈〈數(shù)字電路與邏輯設計〉〉課程中學過,設計起來難度降低.</p><p><b> 6實驗工具</b></p><p> 鉗子,鑷子,剪刀,數(shù)字電路實驗箱,各種顏色的導線若干,萬用表等.</p><p><b> 7接線要求</b><
50、;/p><p> 設計的電路比較復雜,接線也就比較復雜,為了便于檢查電路,美觀等原因,必須對接線統(tǒng)一要求.要求接線要橫平豎直,接線間盡量少交叉.而每一個模塊最好用一種顏色的線接,這樣便于區(qū)分.同時插入面包板的部分要長度適宜,不要太長,否則會在內(nèi)部相交;也不要太短,否則會接觸不良.特別注意的是:在接每一個元件前,必須對每一個元件進行檢測,以確保接在面包板上的元件是好的,以減少出錯的概率;在接每一個模塊前要對總體的電路
51、和部分電路有一個總體的把握,以減少連線的交叉.</p><p><b> 8改進設想及建議</b></p><p> ?。?)設計的作品主要是用74系列集成芯片來完成的,在焊接的過程中由于芯片的引腳過多,布線工作不是很方便.有時候還可能因為某一跟線沒有焊牢,造成電路的不穩(wěn)定,這些都是有待改進的.我的想法是根據(jù)單片機原理及相關知識對設計進行一些改進.</p>
52、;<p> ?。?)完成電路的設計后,進行了電路的模擬,采用的方法是在面包板上進行模擬,雖然結果是模擬出來了,但是效率很低.面包板存在著很多的不確定性.比如板上有些插孔不可用等因素可能導致模擬失敗,即便有些時候設計是對的.因此我建議學習一些常用電路仿真工具,如EWB、MAX-PLUS II等EDA軟件對設計出的電路進行仿真和模擬,這樣既可以提高效率,又可以提高模擬的準確性.</p><p><
53、b> 9實驗結果</b></p><p> 按照設計時的思路,把電路圖連接好.經(jīng)過改錯,編譯,分配管腳,然后就可以看到實驗結果.我的管腳分配為:SW0到SW7為選手的編號,分別為1到8.SW8到SW11為設定搶答時間的個位,SW12到SW15是設定搶答時間的十位.SW16為設定搶答時間的置位端.SW17為開始鍵.實驗結果為:</p><p> 主持人先按下置位端,就
54、可以設定搶答時間,按照個位和十位的撥動開關設定,在對應的數(shù)碼管上可以看到相應的搶答時間.然后主持人就可以按下開關讓選手搶答,這時候搶答時間開始自減,在這個時間內(nèi),如果有選手搶答,數(shù)碼管上會顯示相應的選手號,在這個時候,如果有其他的選手也按下了搶答按鈕,顯示器不會顯示.如果在搶答時間內(nèi)沒有人搶答,顯示搶答時間的數(shù)碼管就會顯示00,而且有報警燈閃.當主持人要進行下一輪的搶答,可以撥動開關SW16作為清零,重新開始搶答.</p>
55、<p> 綜上所述,實驗結果符合最初設計的要求及目的.</p><p><b> 10 心得體會</b></p><p> 本文詳細介紹了搶答器的設計方案,功能及在設計過程中所做的改進.這種搶答器主要是基于74系列集成芯片,成本較低,且基本能夠使用于學校的一些活動中.本課程設計基本完成了設計的要求,能夠實現(xiàn)全部的功能.能八路搶答,能定時搶答,也能報警
56、,清零.</p><p> 在進行實驗的時候,遇到不少的問題.一開始不知道該使用什么芯片去做實驗,只能上網(wǎng)查資料熟悉芯片的功能,同時去圖書館借有關書籍,看看哪些芯片能達到編碼,譯碼,鎖存等,以及重新溫習了上個學期的《數(shù)字邏輯》書本.經(jīng)過資料的搜集,基本確定了用哪類芯片達到哪類功能.然后就研究電路圖,仔細對照真值表連接電路圖,并畫好電路圖草稿.畫好電路圖后,到實驗室上機,在電腦上畫好電路圖后,編譯,試驗完成.
57、 </p><p> 經(jīng)過了這次課程設計,我收獲良多.在一開始的時候,很擔心自己不能完成實驗,因為信心不是很足,后來證明了我是可以獨立完成的.在設計電路的時候,考慮的不是很全面,以及畫電路圖的時候沒有很細心謹慎地工作,造成了一些低級錯誤.所以經(jīng)過課程設計,我提高了自己的動手能力,也增強了自己的信心.同時讓我知道在工作的時候要保持細致嚴密的工作態(tài)度,這樣會事半功倍.</p><p>&l
58、t;b> 參考文獻</b></p><p> [1] 陳永浦. 數(shù)字電路基礎及快速識圖[M]. 人民郵電出版社, 2006: 275-277.</p><p> [2] 侯建軍. 數(shù)字電路實驗一體化教程[M]. 北京 清華大學出版社, 2005: 77</p><p> [3] 范文兵. 數(shù)字電子技術基礎[M]. 北京 清華大學出版社, 2
59、008: </p><p> [1]周潤景,袁偉亭,景曉松. Proteus在MCS-51&ARM7系統(tǒng)中的應用百例[M].北京:電子工業(yè)出版社,2006.5-7</p><p> [2]余發(fā)山,王福忠等.單片機原理及應用技術[M].徐州:中國礦業(yè)大學出版社,2003</p><p> [3]張凱,馬忠梅編著,MCS-51單片機綜合系統(tǒng)及其設計開發(fā)[
60、M].北京:科學出版社,1996</p><p> [4]歐陽文.ATMEL89 系列單片機的原理及開發(fā)實踐[M].北京:中國電力出版社,2007</p><p> [5]靳梔,潘育山,鄔芝權.單片機原理及應用 C51編程技術[M].成都:西南交通大學出版社,2004</p><p> [6]黃繼昌,喬蘇文,張海貴.實用報警電路[M].北京:人民郵電出版社,2
61、005.2</p><p> [7]求是科技.單片機典型模塊設計實例導航[M].北京:人民郵電出版社,2008</p><p> [8]龔云新,胡長盛.單片機實用技術教程[M].北京:北京師大出版社,2007.6</p><p> [9]徐愛鈞.8051單片機實踐教程—asm51匯編語言與C51高級語言應用[M].北京:電子工業(yè)出版社,2005.3</p
62、><p> [10]王凌霄.微型計算機原理及應用[M].徐州:中國礦業(yè)大學出版社,2004</p><p> [11]康華光.電子技術基礎(模擬部分)[M].高等教育出版社.1999</p><p> [12]康華光.電子技術基礎(數(shù)字部分)[M].高等教育出版社.1999</p><p> [13]何希才.常用電子電路應用365例[M]
63、.北京:電子工業(yè)出版社,2006</p><p> [14]張肅文.高頻電子線路[M].高等教育出版社.2007</p><p> [15]徐曼.電子基礎與技能[M].北京:電子工業(yè)出版社,2006.6</p><p><b> 致謝</b></p><p> 當我以學子的身份踏入臨沂大學的那天起,就注定了我將在
64、這里度過我人生中最美麗的青春年華.提筆寫下“致謝”,我才發(fā)覺自己即將真正離開,人生亦從此展開新的畫卷.盡管不舍,卻更珍惜,因為我的生命中有那么多可愛的人值得感激.他們使我的大學生活充滿了色彩,無論收獲、遺憾,對我來說都是一筆寶貴的財富.</p><p> 四年的大學生活不知不覺中就要結束了,在這段難忘的生活中,有我許多美好的回憶,然而這一刻我的畢業(yè)設計即將完成..在最后幾個月的畢業(yè)設計時間里,我遇到了重重障礙,
65、并通過自己不斷的推敲鉆研,最終順利的解決了.在這段日子里,我學到了很多東西,重新鞏固了原來的知識,學到了那些沒有在大學課堂里學到的知識,為今后的工作和再學習指明了方向.</p><p> 首先感謝我的指導老師王傳聰老師,在此期間他給了我很大的支持和幫助,不僅給我提供了相關資料,也給我的畢業(yè)設計指明了方向.同時向幫助過我的老師和同學們致以誠摯的謝意,感謝你們在畢業(yè)設計期間所給予的經(jīng)驗和智慧,使我受益非淺.<
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 數(shù)字搶答器的畢業(yè)設計
- 數(shù)字四路搶答器畢業(yè)設計
- 畢業(yè)設計----數(shù)字搶答器的研究、設計
- 搶答器畢業(yè)設計
- 基于multismprotel的數(shù)字搶答器-畢業(yè)設計
- plc知識搶答器畢業(yè)設計--知識競賽搶答器設計
- 八路數(shù)字搶答器畢業(yè)設計
- 搶答器畢業(yè)設計論文
- 八路數(shù)字搶答器畢業(yè)設計
- 畢業(yè)設計-電子搶答器
- 無線搶答器畢業(yè)設計
- 畢業(yè)設計---搶答器的設計
- 四路搶答器畢業(yè)設計
- 數(shù)字搶答器畢業(yè)論文
- 基于plc搶答器畢業(yè)設計
- 基于邏輯數(shù)字電路的搶答器設計畢業(yè)設計
- 基于plc搶答器畢業(yè)設計
- 畢業(yè)設計四組搶答器
- plc搶答器論文數(shù)字搶答器論文
- 畢業(yè)論文——數(shù)字搶答器
評論
0/150
提交評論