版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、<p><b> 課程設(shè)計(jì)報(bào)告</b></p><p> 集成運(yùn)放F007的設(shè)計(jì)與仿真</p><p> 院 系: 材料與光電物理學(xué)院</p><p> 專 業(yè): 微電子學(xué)一班 </p><p> 報(bào)告提交日期: 2010 年 9 月</p><p> 集成運(yùn)放F0
2、07的設(shè)計(jì)與仿真</p><p> 摘 要:首先,本文對集成運(yùn)放作了簡單的介紹,然后對F007工作原理和電路結(jié)構(gòu)的基礎(chǔ)作了大致介紹,設(shè)計(jì)出電路并對其整個(gè)電路進(jìn)行了分析仿真,所用軟件為PSPICE9.2,分別進(jìn)行直流分析、交流分析、瞬態(tài)分析。根據(jù)仿真結(jié)果,分析其波形圖,最后總結(jié)出F007的相關(guān)參數(shù)。</p><p> 關(guān)鍵詞: PSPICE9.2 ,直流分析,交流分析,瞬態(tài)分析,參數(shù)&l
3、t;/p><p> Design and simulation of integrated opamp F007</p><p> Abstract: In this paper, the integrated opamp is introdused at first. Then the integrated opamp F007 is introdused .The circuit is
4、 designed and the simulation of this circuit is carried out by PSPICE9.2. Do DC analysis 、AC Analysis and transient analysis . According to the results of the simulation, its waveform and timing delay are analyzed. At la
5、st, summarize the parameter of F007.</p><p> Keywords: PSPICE9.2,DC Analysis,AC Analysis,transient analysis,parameter</p><p><b> 引 言</b></p><p> 運(yùn)算放大器實(shí)質(zhì)上是高增益的直接耦合放大電路
6、,集成運(yùn)算放大器是集成電路的一種,簡稱集成運(yùn)放。集成運(yùn)放一般由偏置電路、輸入級、中間級、輸出級4部分組成。集成運(yùn)放分為通用型集成運(yùn)放和專用集成運(yùn)放。F007屬于通用集成運(yùn)放,它的電路特點(diǎn)是:采用了有源集電極負(fù)載、電壓放大倍數(shù)高、輸入電阻高、共模電壓范圍大、校正簡便、輸出有過流保護(hù)等。它是目前國內(nèi)應(yīng)用極為廣泛的一種高增益通用運(yùn)算放大器。其主要特點(diǎn)是輸入級采用了NPN和PNP兩種極性晶體管構(gòu)成的共集—共基互補(bǔ)差動電路,具有很寬的共模及差模電
7、壓范圍。同時(shí)該放大器的各級均采用有源負(fù)載,所以雖然只有兩個(gè)增益級,卻可獲得高達(dá)5萬倍至10萬倍的電壓增益。F007內(nèi)部還設(shè)有輸出短路保護(hù)電路,輸入級也有保護(hù)措施,應(yīng)用中不堵塞。該電路采用內(nèi)補(bǔ)償方式,并設(shè)有外接調(diào)零端。</p><p> 本文先對集成運(yùn)放進(jìn)行了大致介紹,運(yùn)算放大器實(shí)質(zhì)上是高增益的直接耦合放大電路,集成運(yùn)算放大器是集成電路的一種,簡稱集成運(yùn)放,它常用于各種模擬信號的運(yùn)算,例如比例運(yùn)算、微分運(yùn)算、積分
8、運(yùn)算等,由于它的高性能、低價(jià)位,在模擬信號處理和發(fā)生電路中幾乎完全取代了分立元件放大電路。集成運(yùn)放一般由4部分組成:偏置電路、輸入級、中間級、輸出級。對偏置電路、輸入級、中間級、輸出級的作用作了詳細(xì)介紹。</p><p> 然后具體對集成運(yùn)放F007電路結(jié)構(gòu)、運(yùn)行參數(shù)進(jìn)行初步的認(rèn)識。F007屬于通用集成運(yùn)放,它的電路特點(diǎn)是:采用了有源集電極負(fù)載、電壓放大倍數(shù)高、輸入電阻高、共模電壓范圍大、校正簡便、輸出有過流保
9、護(hù)等。并給出了其原理電路圖。同時(shí)對其偏置電路、輸入級、中間級、輸出級的組成各參數(shù)進(jìn)行了分析。</p><p> 最后對電路進(jìn)行了PSPICE仿真,進(jìn)行性能分析。</p><p> 先對pspice簡單介紹</p><p> PSPICE是由SPICE(Simulation Program with Intergrated Circuit Emphasis)發(fā)展
10、而來的用于微機(jī)系列的通用電路分析程序。于1972年由美國加州大學(xué)伯克利分校的計(jì)算機(jī)輔助設(shè)計(jì)小組利用FORTRAN語言開發(fā)而成,主要用于大規(guī)模集成電路的計(jì)算機(jī)輔助設(shè)計(jì)。它主要分為:</p><p> 電路原理圖編輯程序 Schematics</p><p> PSPICE的輸入有兩種形式,一種是網(wǎng)單文件(或文本文件)形式,一種是電路原理圖形式,相對而言后者比前者較簡單直觀,它既可以生成新
11、的電路原理圖文件,又可以打開已有的原理圖文件。電路元器件符號庫中備有各種原器件符號,除了電阻,電容,電感,晶體管,電源等基本器件及符號外,還有運(yùn)算放大器,比較器等宏觀模型級符號,組成電路圖,原理圖文件后綴為.sch。圖形文字編輯器自動將原理圖轉(zhuǎn)化為電路網(wǎng)單文件以提供給模擬計(jì)算程序運(yùn)行仿真。 </p><p> 激勵(lì)源編輯程序 Stimulus Editor</p><p> PSPIC
12、E中有很豐富的信號源,如正弦源,脈沖源,指數(shù)源,分段線性源,單頻調(diào)頻源等等。該程序可用來快速完成各種模擬信號和數(shù)字信號的建立與修改,并且可以直觀而方便的顯示這些信號源的波形。 </p><p> 電路仿真程序 PSPICE A/D</p><p> 模擬計(jì)算程序是PSPICE A/D也叫做電路仿真程序,它是軟件核心部分。在PSPICE 4.1版本以上,該仿真程序具有數(shù)字電路和模擬電路的
13、混合仿真能力。它接收電路輸入程序確定的電路拓?fù)浣Y(jié)構(gòu)和原器件參數(shù)信息,經(jīng)過原器件模型處理形成電路方程,然后求解電路方程的數(shù)值解并給出計(jì)算結(jié)果,最后產(chǎn)生擴(kuò)展名為.dat的數(shù)據(jù)文件(給圖形后處理程序Probe)和擴(kuò)展名為.out的電路輸出文本文件。模擬計(jì)算程序只能打開擴(kuò)展名為.cir的電路輸入文件,而不能打開擴(kuò)展名為.sch 的電路輸入文件。因此在Schemayics環(huán)境下,運(yùn)行模擬計(jì)算程序時(shí),系統(tǒng)首先將原理圖.sch文件轉(zhuǎn)換為.cir文件,
14、而后再啟動PSPICE A/D進(jìn)行模擬分析。</p><p> 輸出結(jié)果繪圖程序 Probe</p><p> Probe程序是PSPICE的輸出圖形后處理軟件包。該程序的輸入文件為用戶作業(yè)文本文件或圖形文件仿真運(yùn)行后形成的后綴為.dat的數(shù)據(jù)文件。它可以起到萬用表,示波器和掃描儀的作用,在屏幕上繪出仿真結(jié)果的波形和曲線。隨著計(jì)算機(jī)圖形功能的不斷增強(qiáng),PC機(jī)上windows95,98,
15、2000/XP的出現(xiàn),Probe的繪圖能力也越來越強(qiáng)。 </p><p> 模型參數(shù)提取程序 Model Editor</p><p> 電路仿真分析的精度和可靠性主要取決于元器件模型參數(shù)的精度。盡管PSPICE的模型參數(shù)庫中包含了上萬種元器件模型,但有時(shí)用戶還是根據(jù)自己的需要而采用自己確定的元器件的模型及參數(shù)。這時(shí)可以調(diào)用模型參數(shù)提取程序Model ED從器件特性中提取該器件的模型參
16、數(shù)</p><p><b> 仿真分為三個(gè)部分:</b></p><p><b> 直流分析</b></p><p> 直流分析又分為直流掃描分析和加補(bǔ)償電壓直流分析。通過前者可以得出其輸入失調(diào)電壓為V1≈-0.462mv。直流傳輸特性大致可分為三段:當(dāng)V1<-0.789mv時(shí),Vout≈-13.82v,運(yùn)放負(fù)
17、向飽和;當(dāng)V1>-0.206mv時(shí),Vout≈+14.81v,運(yùn)放正向飽和;在-0.789mv<V1<-0.206mv時(shí),輸出電壓隨輸入電壓線性變化,即運(yùn)放工作在線性放大狀態(tài),可見此狀態(tài)下最大輸入電壓(峰值)只有0.1mv左右。線性區(qū)傳輸特性曲線的斜率即是運(yùn)放的開環(huán)查模電壓增益Avd。輸出電壓正向擺幅約為14.2v,負(fù)向擺幅約為13.8v。通過后者可以得到電路直流工作點(diǎn)及晶體管參數(shù),詳細(xì)可見附錄二。</p>&
18、lt;p><b> 交流小信號分析</b></p><p> 交流小信號分析又分為差模小信號分析和共模小信號分析。通過差模增益的幅頻與相頻特性曲線以及共模增益的幅頻頻特性曲線分別得出兩種情況下的開環(huán)低頻增益,進(jìn)而得出在這種條件下共模抑制比Kcmr。</p><p><b> 瞬態(tài)分析</b></p><p>
19、 用方波電壓,做瞬態(tài)分析,根據(jù)得到輸出電壓波形圖可知:</p><p> 輸出電壓波形上升沿的轉(zhuǎn)換速率、下降沿的轉(zhuǎn)換速率。</p><p> 本文結(jié)尾綜述了對于此次課程設(shè)計(jì)的總體感受,收獲很大。</p><p> 一、集成運(yùn)算放大器簡介</p><p> 運(yùn)算放大器實(shí)質(zhì)上是高增益的直接耦合放大電路,集成運(yùn)算放大器是集成電路的一種,簡稱
20、集成運(yùn)放,它常用于各種模擬信號的運(yùn)算,例如比例運(yùn)算、微分運(yùn)算、積分運(yùn)算等,由于它的高性能、低價(jià)位,在模擬信號處理和發(fā)生電路中幾乎完全取代了分立元件放大電路。</p><p> 集成運(yùn)放的結(jié)構(gòu)與符號</p><p> 集成運(yùn)放一般由4部分組成,結(jié)構(gòu)如圖1所示。</p><p><b> 圖1</b></p><p>
21、<b> 1)偏置電路</b></p><p> 偏置電路的作用是向各級放大級提供合適的偏置電流,確定各級靜態(tài)工作點(diǎn)。放大電路中,各級要完成的功能不同,因此對偏置電流的要求各不相同。對于輸入級,通常要求提供一個(gè)比較?。ㄒ话銥槲布墸┑钠秒娏鳎覒?yīng)該非常穩(wěn)定,以便提供高集成運(yùn)放的輸入電阻降低輸入偏置電流、輸入失調(diào)電流及其溫漂等等。在集成運(yùn)放中,常用的偏置電路有鏡像電流源、比例電流源、微
22、電流源等等。</p><p><b> 2)輸入級</b></p><p> 集成運(yùn)放輸入級的主要目的是抑制共模信號,且其性能對集成運(yùn)放的其他性能起決定性作用,是提高集成運(yùn)放質(zhì)量的關(guān)鍵。為達(dá)到上述目標(biāo),輸入級常采用差分放大電路的形式。差分放大電路的形式主要有:基本形式、長尾式和恒流源式。根據(jù)集成電路的工藝特點(diǎn),集成電路中常用恒流源式差分電路作為輸入級。</p
23、><p><b> 3}中間級</b></p><p> 中間級的主要任務(wù)是提供足夠大的電壓增益。從這個(gè)目標(biāo)出發(fā),不僅要求中間級本身具有較高的電壓增益,同時(shí)為了減少對前級的影響,還應(yīng)具有較高的輸入電阻。尤其當(dāng)輸入級采用有源負(fù)載時(shí),輸入電阻問題更為重要,否則將使輸入級的電壓增益大為下降,失去了有源負(fù)載的優(yōu)點(diǎn)。另外,中間級還應(yīng)向輸出級提供較大的推動電流,并能根據(jù)需要實(shí)現(xiàn)單
24、端輸入至差分輸出,或差分輸入至單端輸出的轉(zhuǎn)換。</p><p> 為了提高電壓增益,集成運(yùn)放的中間級經(jīng)常利用有源負(fù)載。另外,中間級的放大管有時(shí)采用復(fù)合管的結(jié)構(gòu)形式。</p><p><b> 4)輸出級</b></p><p> 集成運(yùn)放輸出級的主要作用是提供足夠的輸出功率以滿足負(fù)載的需要,同時(shí)還應(yīng)具有較低的輸出電阻以便增強(qiáng)帶負(fù)載能力,也
25、應(yīng)有較高的輸入電阻,以免影響前級的電壓增益。由于輸出級工作在大信號狀態(tài),應(yīng)設(shè)法盡可能減小輸出波形的失真。此外,輸出級應(yīng)有過載保護(hù)措施,以防輸出端短路或負(fù)載電流過大而燒毀功率管。根據(jù)上述要求輸出級一般采用功率放大電路。集成運(yùn)放中常采用互補(bǔ)對稱電路的形式。</p><p> 二、集成運(yùn)放F007簡介</p><p> 集成運(yùn)放分為通用型集成運(yùn)放和專用集成運(yùn)放。F007屬于通用集成運(yùn)放,它的
26、電路特點(diǎn)是:采用了有源集電極負(fù)載、電壓放大倍數(shù)高、輸入電阻高、共模電壓范圍大、校正簡便、輸出有過流保護(hù)等。它的原理電路如圖2所示</p><p><b> 圖2</b></p><p><b> 1)、偏置電路</b></p><p> 偏置電路的作用是向各級放大電路提供合適的偏置電流,決定各級的靜態(tài)工作點(diǎn)。F007
27、的偏置電路由T8~T13組成。基準(zhǔn)電流由T12、R5、T11,和電源EC(15V)、EE(- 15V)決定:T10、T11和R4組成微電流源電路,提供輸入級所要求的微小而又十分穩(wěn)定的偏置電流,并提供T9所需的集電極電流,即IC10=IC9 +2IB3;T8與T9 組成鏡像恒流源電路,提供T1、T2的集電極電流,即IC1+I(xiàn)C2=IC9,T12與T13組成鏡像恒流源電路,提供中間級T16、T17的靜態(tài)工作電流,并充當(dāng)其有源負(fù)載。</
28、p><p><b> 2)、輸入級</b></p><p> 輸入級對集成運(yùn)放的多項(xiàng)技術(shù)指標(biāo)起著決定性的作用。它的電路形式幾乎都采用各種各樣的差動放大電路,以發(fā)揮集成電路制造工藝上的優(yōu)勢。F007的輸入級電路是由T1~T7組成的帶有恒流源及有源負(fù)載的差動放大電路。有源負(fù)載是由T5,T6、T7及R1、R2、R3組成的改進(jìn)型鏡象恒流源電路。用它作差動放大電路的有源負(fù)載,不
29、僅可以提高電壓放大倍數(shù),還能在保持電壓放大倍數(shù)不變的條件下,將雙端輸出轉(zhuǎn)化為單端輸出。</p><p> T1~T4組成共集一共基型差動放大電路。其中,T1、T2接成共集電極形式,可以提高電路的輸入阻抗,同時(shí)由于UC1=UC2 = EC - UBE8,,因而共模信號正向界限接近EC,即提高了共模信號的輸入范圍;T3、T4,組成共基極電路,具有較好的頻率特性,同時(shí)還能完成電位移動功能,使輸入級輸出的直流電位低于輸
30、入直流電位,這樣后級就可直接接NPN型管;由于PNP型管的發(fā)射結(jié)擊穿電壓很高,這種差動放大電路的差模輸入電壓也很高,可達(dá)30V以上,此外,共基極電路輸入電阻較小,而輸出電阻較大,有利于接有源負(fù)載,并起到將負(fù)載與NPN管隔離開的作用。</p><p><b> 3)、中間級</b></p><p> 中間級電路的主要任務(wù)是提供足夠大的電壓放大倍數(shù),并向輸出級提供較大
31、的推動電流,有時(shí)還要完成雙端輸出變單端輸出,電位移動等功能。F007的中間級是由復(fù)合管T16、T17和電阻R6組成的共發(fā)射極放大電路,T12、T13組成的鏡象恒流源作為它的有源負(fù)載,因而可以獲得很高的電壓放大倍數(shù)。R6起電流負(fù)反饋?zhàn)饔每梢愿纳品糯筇匦浴?lt;/p><p><b> 4)、輸出級</b></p><p> 輸出級的作用是向負(fù)載輸出足夠大的電流,要求它的
32、輸出電阻要小,并應(yīng)有過載保護(hù)措施。輸出級大都采用互補(bǔ)對稱輸出級,兩管輪流工作,且每個(gè)管于導(dǎo)電時(shí)均使電路工作在射極輸出狀態(tài),故帶負(fù)載能力較強(qiáng)。F007輸出級采用的就是由T14和復(fù)合管T18、T19組成的互補(bǔ)對稱電路。R7、R8和T15組成電壓并聯(lián)負(fù)反饋偏置電路,使T15的c、e兩端具有恒壓特性,為互補(bǔ)管提供合適而穩(wěn)定的偏壓,以消除文越失真。</p><p> D1、D2和R9、R10組成過載保護(hù)電路,正常工作時(shí),
33、R9、R10上的壓降較小,D1、D2均處于截止?fàn)顟B(tài),即保護(hù)電路處于斷開狀態(tài),一旦因某種原因而過載,T14及復(fù)合管的電流超過了額定值,則R9、R10上的壓降明顯增大,D1、D2將導(dǎo)通,從而對T14和T15的基極電流進(jìn)行分流,限制了輸出電流的增加,保護(hù)了輸出管。</p><p><b> 三、仿真</b></p><p><b> F007電路原理圖<
34、/b></p><p><b> 圖3</b></p><p> 電路輸入網(wǎng)單見附錄一</p><p><b> 1)、直流分析</b></p><p><b> .直流掃描分析</b></p><p> 令V2=0,Q1基極加掃描電壓V
35、1,做直流掃描分析,求得直流特性如圖4所示:</p><p><b> 圖4</b></p><p><b> 由圖可以看出:</b></p><p> 當(dāng)輸入電壓V1為0時(shí),輸出電壓約為14.752v.運(yùn)放已正向飽和。為了使輸出電壓為零,輸入電壓V1≈-0.462mv,這便是輸入失調(diào)電壓。</p>&
36、lt;p> 直流傳輸特性大致可分為三段:當(dāng)V1<-0.789mv時(shí),Vout≈-13.82v,運(yùn)放負(fù)向飽和;當(dāng)V1>-0.206mv時(shí),Vout≈+14.81v,運(yùn)放正向飽和;在-0.789mv<V1<-0.206mv時(shí),輸出電壓隨輸入電壓線性變化,即運(yùn)放工作在線性放大狀態(tài),可見此狀態(tài)下最大輸入電壓(峰值)只有0.1mv左右。線性區(qū)傳輸特性曲線的斜率即是運(yùn)放的開環(huán)查模電壓增益Avd。</p>&l
37、t;p> 很明顯,輸出電壓正向擺幅約為14.2v,負(fù)向擺幅約為13.8v。</p><p> .加補(bǔ)償電壓直流分析</p><p> 設(shè)V2=0,Q1基極加補(bǔ)償電壓V1≈0.4618mv,做直流分析,得電路直流工作點(diǎn)及晶體管參數(shù)見附錄二</p><p> 2)、交流小信號分析</p><p><b> .差模小信號分
38、析</b></p><p> 差模增益的幅頻與相頻特性曲線如圖5所示:</p><p><b> 圖5</b></p><p> 由圖知開環(huán)低頻增益為80.3dB</p><p><b> .共模小信號分析</b></p><p> 共模增益的幅頻頻特性
39、曲線如圖6所示:,</p><p><b> 圖6</b></p><p> 由圖知開環(huán)低頻增益約為-5.8dB</p><p> 在這種條件下共模抑制比Kcmr=80.3dB-(-5.8dB)=86.1 dB,符合F007的實(shí)際共模抑制比80~90</p><p><b> 3)、瞬態(tài)分析</b
40、></p><p> 將節(jié)點(diǎn)21與節(jié)點(diǎn)2用零值直流電壓源V3短接起來(同時(shí)去掉V2),將輸入信號改為指定的方波電壓,做瞬態(tài)分析,得到輸出電壓波形如圖7所示:</p><p> 由圖可知:輸出電壓波形上升沿的轉(zhuǎn)換速率Sr≈0.67V/us</p><p> 下降沿的轉(zhuǎn)換速率Sr≈0.55 V/us</p><p><b>
41、 圖7</b></p><p><b> 四、結(jié)論</b></p><p> 此次課程設(shè)計(jì)是集成運(yùn)放F007的設(shè)計(jì)和仿真,比較簡單,但是應(yīng)元件的選擇應(yīng)在理解了電路的工作原理和掌握具體的工作過程之上,選取最合適的元件,以得到最理想的結(jié)果。在實(shí)際的元件選用中,還應(yīng)該考慮不同情況所需元件的規(guī)格不同和其造價(jià)從而選用不同的元件。</p><
42、p> 從以上的設(shè)計(jì)、仿真和分析過程以及許多文獻(xiàn)中都可以看出集成運(yùn)放F007要考慮到的東西遠(yuǎn)遠(yuǎn)不止這些,但是已涉及到的無疑也是很重要的,由于本人時(shí)間和水平有限,目前只能做到此等程度。但是在以后的學(xué)習(xí)中一定會好好學(xué)習(xí),加以改正和提高。</p><p><b> 致謝</b></p><p> 首先我們衷心感謝xx老師一個(gè)學(xué)期來對我們VLSI課程的學(xué)習(xí)的辛苦付出
43、,正是xx老師對我們給予了悉心的教導(dǎo),才使這次課程設(shè)計(jì)得以順利進(jìn)行。</p><p> 同時(shí)這樣一次課程設(shè)計(jì)自由選擇方式極大提高了我們的興趣,提供給我們這樣一個(gè)鍛煉自己的機(jī)會,讓我們第一次感受到學(xué)來的知識不只是書本上的字符,而是一把鑰匙 ,一項(xiàng)工具。</p><p> 能夠獨(dú)立地完成一個(gè)課程設(shè)計(jì),并在這個(gè)過程當(dāng)中,發(fā)現(xiàn)我們不足的同時(shí)使我們能夠?qū)W(xué)到的知識應(yīng)用到實(shí)踐中,增強(qiáng)了我們實(shí)踐操作
44、和理論知識相結(jié)合的能力,提高了獨(dú)立思考的能力。</p><p> 最好還是要對xx老師說聲感謝,還有就是這次課程設(shè)計(jì)當(dāng)中給予我?guī)椭耐瑢W(xué)們!</p><p><b> 參考文獻(xiàn)</b></p><p> [1]華成英、童詩白.模擬電子技術(shù)基礎(chǔ)[第四版]. 高等教育出版社,2006</p><p> [2] 高文煥
45、 汪蕙. 模擬電路的計(jì)算機(jī)分析與設(shè)計(jì)――Pspice程序應(yīng)用. 清華大學(xué)出版社, 1999.</p><p> [3]康華光主編:《電子技術(shù)基礎(chǔ)(模擬部分)》第四版,高等教育出版社,1999年出版。</p><p> [4]朱定華、吳建新、饒志強(qiáng)編著:《模擬電子技術(shù)》,清華大學(xué)出版社,2005年出版。</p><p> [5]高吉祥主編:《電子技術(shù)基礎(chǔ)實(shí)驗(yàn)與課
46、程設(shè)計(jì)》,電子工業(yè)出版社,2002年出版。 </p><p> [6] 彭介華主編:《電子技術(shù)課程設(shè)計(jì)指導(dǎo)》,高等教育出版社,2002年出版。</p><p> [7]陳大欽主編:《電子技術(shù)基礎(chǔ)實(shí)驗(yàn)-電子電路實(shí)驗(yàn)、設(shè)計(jì)、仿真》,高等教育出版社,2002年出版。</p><p> [8] 高文煥 汪蕙 模擬電路的計(jì)算機(jī)分析與設(shè)計(jì)—PSpice程序應(yīng)用[M] 北京
47、:清</p><p> 華大學(xué)出版社 1999 143-151頁</p><p> [9 汪建明 PSpice電路設(shè)計(jì)與應(yīng)用[M] 北京:國防工業(yè)出版社 。</p><p> [10] 盧勤庸 電子電路仿真——基于Pspice A/D[M] 北京:科學(xué)出版社。</p><p><b> 附 錄</b></
48、p><p> 附錄一: 集成運(yùn)放F007電路輸入網(wǎng)單</p><p> * source F007</p><p> Q_Q15 N06348 16 17 Q2PC4081Q/PLP </p><p> Q_Q4 8 6 4 Q2PA1576Q/PLP </p><p> C_C
49、 8 N06348 30p </p><p> D_D2 OUT 16 BAL99/ZTX </p><p> R_R4 12 VEE 3k </p><p> Q_Q18 23 17 22 Q2PA1576Q/PLP </p><p> R_R7
50、 16 17 50 </p><p> R_R10 20 OUT 25 </p><p> Q_Q12 14 14 VCC Q2PA1576Q/PLP </p><p> R_R5 14 13 39k </p><p> Q_Q7 VCC 7 9 Q2PC40
51、81Q/PLP </p><p> Q_Q10 6 13 12 Q2PC4081Q/PLP </p><p> V_VEE VEE 0 DC -15 AC 0 </p><p> R_R6 N06348 16 50 </p><p> R_R11 OUT 22 50
52、 </p><p> Q_Q9 6 5 VCC Q2PA1576Q/PLP </p><p> Q_Q14 VCC N06348 20 Q2PC4081Q/PLP </p><p> R_R9 19 VEE 50 </p><p> Q_Q13 VCC 14 N06
53、348 Q2PA1576Q/PLP </p><p> Q_Q16 17 8 18 Q2PC4081Q/PLP </p><p> V_V2 V2 0 DC 0 AC 0 </p><p> Q_Q19 VEE 23 22 Q2PA1576Q/PLP </p><p> R_R8
54、 18 VEE 50k </p><p> R_R1 10 VEE 1k </p><p> V_VCC VCC 0 DC 15 </p><p> Q_Q3 7 6 3 Q2PA1576Q/PLP </p><p> R_R2 9 VEE 50k
55、</p><p> Q_Q6 8 9 11 Q2PC4081Q/PLP </p><p> Q_Q17 17 18 19 Q2PC4081Q/PLP </p><p> Q_Q2 5 V2 4 Q2PC4081Q/PLP </p><p> Q_Q5 7 9 10 Q2P
56、C4081Q/PLP </p><p> Q_Q8 5 5 VCC Q2PA1576Q/PLP </p><p> V_V1 V1 0 DC 0 AC 0 </p><p> D_D1 16 OUT BAL99/ZTX </p><p> R_R3 11 VEE 1k
57、 </p><p> Q_Q1 5 V1 3 Q2PC4081Q/PLP </p><p> Q_Q11 13 13 VEE Q2PC4081Q/PLP </p><p> 附錄二: 直流工作點(diǎn)及晶體管參數(shù)如下:</p><p> **** SMALL SIGNAL BIAS SOLUTION
58、 TEMPERATURE = 27.000 DEG C</p><p> ********************************************************************************</p><p> NODE VOLTAGE NODE VOLTAGE NODE VOLTAGE NODE VOL
59、TAGE</p><p> ( 3) -.5225 ( 4) -.5222 ( 5) 14.4580 ( 6) -1.0392 </p><p> ( 7) -13.9440 ( 8) -13.7530 ( 9) -14.4630 ( 10) -14.9900 </p>
60、<p> ( 11) -14.9900 ( 12) -14.9120 ( 13) -14.3620 ( 14) 14.3670 </p><p> ( 16) 158.3E-06 ( 17) -.0614 ( 18) -14.2930 ( 19) -14.9390 </p><p> (
61、 20)-44.13E-06 ( 22)-44.14E-06 ( 23) -.2152 ( V1)-461.8E-06 </p><p> ( V2) 0.0000 ( OUT)-44.13E-06 ( VCC) 15.0000 ( VEE) -15.0000 </p><p> (N06348) .0
62、618 </p><p> VOLTAGE SOURCE CURRENTS</p><p> NAME CURRENT</p><p> V_VEE 2.029E-03</p><p> V_V2 -4.933E-08</p><p> V_VCC -2
63、.029E-03</p><p> V_V1 -4.899E-08</p><p> TOTAL POWER DISSIPATION 6.09E-02 WATTS</p><p> **** 08/26/10 16:47:21 ********* PSpice 9.2 (Mar 2000) ******** ID# 1 ********&l
64、t;/p><p> ** Profile: "SCHEMATIC1-77" [ G:\Orcad.Pspice.9.2\f007-SCHEMATIC1-77.sim ] </p><p> **** OPERATING POINT INFORMATION TEMPERATURE = 27.000 DEG C</p><p>
65、; ******************************************************************************</p><p> **** DIODES</p><p> NAME D_D2 D_D1 </p><p> MODEL BAL99/ZTX
66、 BAL99/ZTX </p><p> ID -4.80E-11 4.82E-11 </p><p> VD -2.02E-04 2.02E-04 </p><p> REQ 4.22E+06 4.19E+06 </p><p> CAP 9.
67、90E-16 9.98E-16 </p><p> **** BIPOLAR JUNCTION TRANSISTORS</p><p> NAME Q_Q15 Q_Q4 </p><p> MODEL Q2PC4081Q/PLP Q2P
68、A1576Q/PLP </p><p> IB -7.57E-14 -4.31E-08 </p><p> IC 3.67E-13 -1.03E-05 </p><p> VBE 6.1
69、6E-02 -5.17E-01 </p><p> VBC -6.16E-02 1.27E+01 </p><p> VCE 1.23E-01 -1.32E+01 </p><
70、p> BETADC -4.85E+00 2.40E+02 </p><p> GM 6.30E-12 3.99E-04 </p><p> RPI 6.52E+12 6.22E+05
71、 </p><p> RX 1.00E+00 1.00E+00 </p><p> RO 9.45E+11 4.67E+06 </p><p> CBE 1.51E-11
72、 2.16E-11 </p><p> CBC 2.07E-12 1.09E-12 </p><p> CJS 0.00E+00 0.00E+00 </p><p> BETAA
73、C 4.11E+01 2.48E+02 </p><p> CBX/CBX2 1.28E-12 6.44E-13 </p><p> FT/FT2 5.45E-02 2.72E+06 </
74、p><p> NAME Q_Q18 Q_Q12 </p><p> MODEL Q2PA1576Q/PLP Q2PA1576Q/PLP </p><p> IB 2.54E-14 -3
75、.38E-06 </p><p> IC -4.29E-13 -6.45E-04 </p><p> VBE -6.14E-02 -6.33E-01 </p><p> VBC 1.
76、54E-01 0.00E+00 </p><p> VCE -2.15E-01 -6.33E-01 </p><p> BETADC -1.69E+01 1.91E+02 </p><
77、;p> GM 6.65E-12 2.47E-02 </p><p> RPI 1.84E+12 7.73E+03 </p><p> RX 1.00E+00 1.00E+00
78、 </p><p> RO 9.89E+11 5.45E+04 </p><p> CBE 1.35E-11 4.60E-11 </p><p> CBC 3.76E-12
79、 4.31E-12 </p><p> CJS 0.00E+00 0.00E+00 </p><p> BETAAC 1.22E+01 1.91E+02 </p><p> CBX/
80、CBX2 2.22E-12 2.54E-12 </p><p> FT/FT2 5.42E-02 7.43E+07 </p><p> NAME Q_Q7 Q_Q10 <
81、;/p><p> MODEL Q2PC4081Q/PLP Q2PC4081Q/PLP </p><p> IB 4.40E-08 1.41E-07 </p><p> IC 1.08E-05
82、2.93E-05 </p><p> VBE 5.19E-01 5.50E-01 </p><p> VBC -2.89E+01 -1.33E+01 </p><p> VCE 2
83、.95E+01 1.39E+01 </p><p> BETADC 2.46E+02 2.07E+02 </p><p> GM 4.17E-04 1.13E-03 </p>&l
84、t;p> RPI 5.92E+05 1.84E+05 </p><p> RX 1.00E+00 1.00E+00 </p><p> RO 9.05E+06 2.80E+06
85、 </p><p> CBE 2.53E-11 2.81E-11 </p><p> CBC 4.73E-13 6.24E-13 </p><p> CJS 0.00E+00
86、 0.00E+00 </p><p> BETAAC 2.47E+02 2.08E+02 </p><p> CBX/CBX2 2.91E-13 3.84E-13 </p><p> FT/
87、FT2 2.54E+06 6.19E+06 </p><p> NAME Q_Q9 Q_Q14 </p><p> MODEL Q2PA1576Q/PLP Q2PC4081Q/PLP &
88、lt;/p><p> IB -1.12E-07 -1.81E-12 </p><p> IC -2.93E-05 2.02E-11 </p><p> VBE -5.42E-01
89、 6.18E-02 </p><p> VBC 1.55E+01 -1.49E+01 </p><p> VCE -1.60E+01 1.50E+01 </p><p> BETADC
90、2.62E+02 -1.12E+01 </p><p> GM 1.13E-03 7.23E-12 </p><p> RPI 2.38E+05 6.48E+12 </p>&
91、lt;p> RX 1.00E+00 1.00E+00 </p><p> RO 1.74E+06 6.99E+11 </p><p> CBE 2.32E-11 1.51E-11
92、 </p><p> CBC 1.01E-12 5.99E-13 </p><p> CJS 0.00E+00 0.00E+00 </p><p> BETAAC 2.68E+02
93、 4.69E+01 </p><p> CBX/CBX2 5.98E-13 3.68E-13 </p><p> FT/FT2 7.24E+06 7.18E-02 </p><p> NA
94、ME Q_Q13 Q_Q16 </p><p> MODEL Q2PA1576Q/PLP Q2PC4081Q/PLP </p><p> IB -8.85E-05 9.53E-08
95、</p><p> IC 1.32E-03 1.98E-05 </p><p> VBE 1.43E+01 5.39E-01 </p><p> VBC -6.33E-01
96、 -1.37E+01 </p><p> VCE 1.49E+01 1.42E+01 </p><p> BETADC -1.49E+01 2.08E+02 </p><p> GM
97、-4.67E-02 7.64E-04 </p><p> RPI 2.12E+14 2.73E+05 </p><p> RX 1.00E+00 1.00E+00 </p>
98、<p> RO 2.14E+01 4.16E+06 </p><p> CBE 3.94E-12 2.70E-11 </p><p> CBC 7.45E-10 6.18E-13
99、 </p><p> CJS 0.00E+00 0.00E+00 </p><p> BETAAC -9.91E+12 2.09E+02 </p><p> CBX/CBX2 4.40E-10
100、 3.80E-13 </p><p> FT/FT2 -6.26E+06 4.35E+06 </p><p> NAME Q_Q19 Q_Q3 </p><p>
101、MODEL Q2PA1576Q/PLP Q2PA1576Q/PLP </p><p> IB 4.29E-13 -4.26E-08 </p><p> IC -1.15E-10 -1.03E-05
102、 </p><p> VBE -2.15E-01 -5.17E-01 </p><p> VBC 1.48E+01 1.29E+01 </p><p> VCE -1.50E+01
103、 -1.34E+01 </p><p> BETADC -2.67E+02 2.41E+02 </p><p> GM 3.55E-09 3.96E-04 </p><p> RPI
104、 2.09E+10 6.29E+05 </p><p> RX 1.00E+00 1.00E+00 </p><p> RO 2.80E+11 4.72E+06 </p>
105、<p> CBE 1.50E-11 2.16E-11 </p><p> CBC 1.03E-12 1.08E-12 </p><p> CJS 0.00E+00 0.00E+00
106、 </p><p> BETAAC 7.41E+01 2.49E+02 </p><p> CBX/CBX2 6.08E-13 6.40E-13 </p><p> FT/FT2 3.39E+01
107、 2.71E+06 </p><p> NAME Q_Q6 Q_Q17 </p><p> MODEL Q2PC4081Q/PLP Q2PC4081Q/PLP </p><p>
108、 IB 5.85E-08 5.78E-06 </p><p> IC 1.02E-05 1.21E-03 </p><p> VBE 5.27E-01 6.46E-01
109、 </p><p> VBC -7.10E-01 -1.42E+01 </p><p> VCE 1.24E+00 1.49E+01 </p><p> BETADC 1.75E+02
110、 2.10E+02 </p><p> GM 3.95E-04 4.64E-02 </p><p> RPI 4.46E+05 4.49E+03 </p><p> RX
111、 1.00E+00 1.00E+00 </p><p> RO 6.80E+06 6.84E+04 </p><p> CBE 2.58E-11 7.06E-11 </p>
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 集成運(yùn)放課程設(shè)計(jì)說明書
- 基于集成運(yùn)放的方波、三角波產(chǎn)生電路課程設(shè)計(jì)報(bào)告
- 電子cad課程設(shè)計(jì)---集成運(yùn)放電路的pcb設(shè)計(jì)
- 電子cad課程設(shè)計(jì)報(bào)告--基于集成運(yùn)放的方波、三角波產(chǎn)生電路
- 模擬電子課程設(shè)計(jì)報(bào)告---三運(yùn)放數(shù)據(jù)放大器的設(shè)計(jì)
- 集成運(yùn)放習(xí)題
- 單級cmos放大電路的設(shè)計(jì)與仿真-集成課程設(shè)計(jì)報(bào)告
- 瓦斯抽放設(shè)計(jì)課程設(shè)計(jì)
- 瓦斯抽放設(shè)計(jì)課程設(shè)計(jì)
- 《protel 設(shè)計(jì)與仿真》課程設(shè)計(jì)報(bào)告
- 網(wǎng)絡(luò)集成課程設(shè)計(jì)
- 課程設(shè)計(jì)--最短路徑拯救007
- 集成運(yùn)放參數(shù)測試儀畢業(yè)設(shè)計(jì)論文
- 數(shù)字時(shí)鐘的multisim設(shè)計(jì)與仿真課程設(shè)計(jì)
- 運(yùn)控課程設(shè)計(jì)--直流雙環(huán)系統(tǒng)(三)的設(shè)計(jì)及仿真分析(四)
- 集成電路課程設(shè)計(jì)
- cmi編解碼的設(shè)計(jì)與仿真課程設(shè)計(jì)
- 運(yùn)料小車plc課程設(shè)計(jì)
- plc課程設(shè)計(jì)---運(yùn)料小車的控制設(shè)計(jì)
- 交通仿真課程設(shè)計(jì)
評論
0/150
提交評論