2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩5頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、<p><b>  手動記分控制電路</b></p><p>  ——組合邏輯課程設計</p><p>  摘要:該手動計分控制電路要實現(xiàn)的是,將按鍵輸入十進制數(shù)0-9經(jīng)過轉(zhuǎn)化,變?yōu)榭梢赃M行邏輯運算和處理的二進制數(shù),即BCD碼,這樣就可以利用七段顯示譯碼器譯碼后顯示輸入的數(shù)字。</p><p><b>  設計思路及分析&l

2、t;/b></p><p>  手動輸入鍵盤上的十個鍵對應0-9十個數(shù),按下的鍵所對應的輸入為1,未按下的輸入為0,這樣就得到I9-I0編碼序列,經(jīng)過編碼器編碼后可得對應BCD碼,然后通過七段譯碼器,點亮對應的二極管,即在顯示器上顯示出輸入的十進制數(shù)。</p><p>  在整個設計過程中,可以直接利用編碼器擴展(I9和I8用一與非門連接后接入74148使能端與7448的A端)再連接

3、七段顯示譯碼器來實現(xiàn)電路功能,也可以利用Verilog語言進行編程和仿真。</p><p><b>  設計方案</b></p><p>  利用編碼器擴展和七段譯碼器</p><p>  根據(jù)設計思路得到真值表</p><p>  用MAX+plusII軟件畫出電路圖</p><p>  利用編

4、碼器74148(高電平有效)進行擴展,然后用門電路連接七段譯碼器7448,輸入I9-I0對應程序中的H[9]-H[0],編碼之后為A3-A0,與7448的A-D對應連接,輸出a-g連接顯示器。</p><p><b>  七段譯碼器</b></p><p>  Verilog 軟件程序仿真</p><p>  程序中的H為H[i],i=0-9的

5、集合,其中十個按鍵分別為H[i],i=0-9,且H[i]代表1。當按下第i個鍵時,H[i]=1,其余為0。七段顯輸入DCBA為二進制表示的一個十進制數(shù):i=D×23+C×22+B×21+A×20.</p><p>  Verilog 仿真圖</p><p>  如上圖所示,H1-H9與SEGA-SEGG序列一一對應,EN=0時實現(xiàn)手動控制數(shù)字顯示。&

6、lt;/p><p>  七段數(shù)字顯示器及發(fā)光段組合圖</p><p><b>  總結(jié)及心得</b></p><p>  1 本實驗較實驗教程書上的實驗有所改進,將更改了數(shù)字“6”,與“9”的編碼,從來在七段數(shù)碼管顯示器上看到的“6”,“9”更加形象。</p><p>  2. 通過本次課題設計,自學了一些相關的Verilo

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論