版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、<p> 本科畢業(yè)設(shè)計(jì)(論文)</p><p><b> (2012屆)</b></p><p> 論文題目 基于HCF4070B的曼切斯特編碼器設(shè)計(jì) </p><p> (英文) Design of Manchester Encoder </p><p>
2、; Based on HCF4070B </p><p> 所在學(xué)院 電子信息學(xué)院 </p><p> 基于HCF4070B的曼切斯特編碼器設(shè)計(jì)</p><p><b> 2012年4月</b></p><p><b> 摘 要</b&
3、gt;</p><p> 曼徹斯特碼的每個(gè)碼元用兩個(gè)連續(xù)極性相反的脈沖來(lái)表示,因而曼切斯特碼無(wú)直流分量,且具有良好的自同步能力和的抗干擾性能,編碼過(guò)程相對(duì)簡(jiǎn)單,因而在近距離傳輸中得到廣泛應(yīng)用。論文首先利用11.0592MHz晶振產(chǎn)生時(shí)鐘脈沖信號(hào),然后利用74LS161實(shí)現(xiàn)9分頻,利用CD4040實(shí)現(xiàn)256分頻,經(jīng)過(guò)2級(jí)分頻電路分頻后得到4800Hz的位時(shí)鐘信號(hào)。再利用兩片74LS175設(shè)計(jì)具有自啟功能的6級(jí)移位
4、寄存器產(chǎn)生63位的m序列,作為曼切斯特編碼器的輸入信號(hào)。分析曼切斯特編碼原理,得到位時(shí)鐘信號(hào)與編碼輸入信號(hào)異或的曼切斯特編碼實(shí)現(xiàn)方法,選擇HCF4070實(shí)現(xiàn)曼切斯特硬件編碼。最后設(shè)計(jì)濾波器對(duì)編碼器輸出的信號(hào)進(jìn)行濾波,得到滿足要求的信號(hào)。測(cè)試結(jié)果表明,用位時(shí)鐘信號(hào)與編碼輸入信號(hào)異或的方法可以實(shí)現(xiàn)曼切斯特編碼。</p><p> 關(guān)鍵詞: 曼徹斯特碼;m序列;HCF4070B;</p><p&g
5、t;<b> Abstract</b></p><p> Each symbol of Manchester code with two consecutive pulses of opposite polarity to represent,Thus Manchester code has no DC component,And has a good self-synchronizat
6、ion capability and anti-jamming performance.The encoding process is relatively simple,and thus are widely used in close range transmission.Firstly, use 11.0592MHz crystal oscillator generates a clock pulse signal, then u
7、se the 74LS161 to achieve a nine-point frequency, use the CD4040 to achieve divided by 256.After 2-divider circuit</p><p> Key Words:Manchester code; m-sequence; HCF4070B;</p><p><b>
8、 目 錄</b></p><p><b> 1引言1</b></p><p><b> 2總體設(shè)計(jì)2</b></p><p><b> 3 硬件設(shè)計(jì)3</b></p><p> 3.1 時(shí)鐘電路模塊3</p><p>
9、3.1.1 時(shí)鐘振蕩電路3</p><p> 3.1.2 分頻電路4</p><p> 3.2 m序列發(fā)生器模塊8</p><p> 3.2.1反饋移位寄存器構(gòu)造8</p><p> 3.2.2 m序列的性質(zhì)9</p><p> 3.2.3 m序列發(fā)生器設(shè)計(jì)11</p><p&
10、gt; 3.3 曼切斯特編碼模塊13</p><p> 3.4 濾波模塊15</p><p><b> 4制作和調(diào)試18</b></p><p><b> 5結(jié)論21</b></p><p><b> 致 謝22</b></p><p&
11、gt;<b> 參考文獻(xiàn)23</b></p><p> 附錄1 系統(tǒng)實(shí)物圖24</p><p> 附錄2 實(shí)驗(yàn)原理圖25</p><p> 附錄3 畢業(yè)設(shè)計(jì)作品說(shuō)明書26</p><p><b> 1引言</b></p><p> 近年來(lái),隨著大規(guī)模集成電
12、路的出現(xiàn),數(shù)字系統(tǒng)的設(shè)備復(fù)雜程度和技術(shù)難度降低,數(shù)字通信系統(tǒng)的主要缺點(diǎn)逐漸得到解決[1],因此數(shù)字傳輸方式日益受到歡迎。</p><p> 數(shù)字基帶傳輸方式作為數(shù)字通信中一種重要的通信方式,在數(shù)字終端機(jī)等方面有廣泛應(yīng)用。數(shù)字基帶信號(hào)是數(shù)字信號(hào)的電脈沖表示,不同形式的數(shù)字基帶信號(hào)具有不同的頻譜結(jié)構(gòu),合理地設(shè)計(jì)數(shù)字基帶信號(hào)以使數(shù)字信息變換為適合于信道傳輸特性的頻譜結(jié)構(gòu),是基帶傳輸首先要考慮的問(wèn)題。碼型變換就是數(shù)字信
13、息的電脈沖表示的過(guò)程,在有線信道中,線路傳輸碼型也就是傳輸?shù)臄?shù)字基帶信號(hào)。在實(shí)際基帶傳輸系統(tǒng)中,并非所有的原始數(shù)字基帶信號(hào)都能在信道中傳輸,例如,數(shù)字基帶信號(hào)的頻譜中含有豐富直流和低頻成分的基帶信號(hào),隨著有線傳輸距離的變大,高頻分量衰減也隨之增大,同時(shí)信道中通常還存在隔直流電容或耦合變壓器,因而傳輸頻帶的高頻和低頻部分均會(huì)受限。實(shí)際的基帶傳輸系統(tǒng)還可能提出其它要求,從而導(dǎo)致對(duì)基帶信號(hào)也存在各種可能的要求。數(shù)字傳輸對(duì)碼型的要求主要是如何將
14、原始信息符號(hào)編制成適合于傳輸用的碼型,然后使期望電波形適宜于在信道中傳輸[2]。</p><p> 常用的數(shù)字基帶碼型有單極性非歸零碼(NRZ)、雙極性不歸零碼(NRZ)、單極性歸零碼(RZ)、差分碼、曼切斯特碼、密勒碼、AMI 碼和HDB3碼等。</p><p> 作為常用的數(shù)字基帶信號(hào)傳輸碼型之一,曼切斯特碼又稱雙相碼,它的特點(diǎn)是每個(gè)碼元用兩個(gè)連續(xù)極性相反的脈沖來(lái)表示。 如“l(fā)”碼
15、用正、負(fù)脈沖表示,“0”碼用負(fù)、正脈沖表示。由于曼切斯特碼在每個(gè)碼元的中間都有電平的跳變,所以容易提取碼元同步信息,而且不受信源統(tǒng)計(jì)特性的影響。此碼型無(wú)直流分量,因此具有自同步能力和良好的抗干擾性能。此外,曼切斯特碼還有定時(shí)信息豐富,編碼過(guò)程相對(duì)簡(jiǎn)單等優(yōu)點(diǎn)[3]。</p><p> 基于以上優(yōu)點(diǎn),曼徹斯特碼在現(xiàn)代通信尤其是局域網(wǎng)傳輸中得到了廣泛的應(yīng)用。本課題以HCF4070B芯片為核心組成異或門電路,產(chǎn)生滿足設(shè)
16、計(jì)要求的曼切斯特碼。本文的主要工作就是研究曼切斯特編碼器的設(shè)計(jì)及實(shí)現(xiàn)。</p><p><b> 2 總體設(shè)計(jì)</b></p><p> 在數(shù)字通信系統(tǒng)中,數(shù)字傳輸方式的應(yīng)用越來(lái)越廣泛。</p><p> 曼切斯特碼作為常用的數(shù)字基帶信號(hào),相比較其他傳輸碼型,此碼具有無(wú)直流分量、定時(shí)信息豐富及編碼過(guò)程簡(jiǎn)單等優(yōu)點(diǎn)[4],在局域網(wǎng)傳輸中得到了
17、重要應(yīng)用。本項(xiàng)目主要研究曼切斯特碼編碼器的硬件設(shè)計(jì)和實(shí)現(xiàn)。</p><p> 為了能順利完成曼切斯特碼的編碼任務(wù),整個(gè)系統(tǒng)應(yīng)該包含時(shí)鐘模塊、分頻模塊、線性反饋移位寄存器模塊、曼切斯特編碼模塊和濾波模塊等五個(gè)模塊。</p><p> 首先,進(jìn)行時(shí)鐘電路設(shè)計(jì),由晶體振蕩器為系統(tǒng)提供基本的時(shí)鐘信號(hào)源。此時(shí),可以選擇產(chǎn)生信號(hào)的頻率為11.0592MHz的晶體振蕩器,然而頻率過(guò)大,不可以直接使用
18、,所以需要設(shè)計(jì)多級(jí)分頻電路產(chǎn)生9600Hz的時(shí)鐘信號(hào)。</p><p> 然后,設(shè)計(jì)6級(jí)m序列發(fā)生器,產(chǎn)生周期為63的m序列,并使之具有自啟功能。</p><p> 時(shí)鐘電路為曼切斯特編碼器提供時(shí)鐘信號(hào),m序列發(fā)生器輸出的63位m序列作為編碼器的數(shù)據(jù)源,編碼器編碼后輸出9600b/s的曼切斯特碼,最后設(shè)計(jì)濾波電路,進(jìn)行信號(hào)濾波,得到滿足帶寬要求的信號(hào)。</p><p
19、> 系統(tǒng)整體原理框圖如圖2-1所示:</p><p> 圖2-1曼徹斯特編碼電路原理框圖</p><p><b> 3 硬件設(shè)計(jì)</b></p><p> 本系統(tǒng)硬件主要由5個(gè)模塊電路組成:時(shí)鐘模塊、分頻模塊、線性反饋移位寄存器模塊、曼切斯特編碼模塊和濾波模塊。</p><p> 3.1 時(shí)鐘電路模塊&l
20、t;/p><p> 本系統(tǒng)的時(shí)鐘電路模塊主要由兩部分組成:時(shí)鐘振蕩電路和分頻電路。</p><p> 3.1.1 時(shí)鐘振蕩電路</p><p> 晶體振蕩器、放大器、電容、電阻等組成時(shí)鐘振蕩電路。</p><p> 晶體振蕩器(英文Crystal Oscillators)簡(jiǎn)稱為晶振,晶振作為時(shí)鐘信號(hào)源,可以為系統(tǒng)提供基本的時(shí)鐘信號(hào)。晶體振
21、蕩器一共有兩種類型,即無(wú)源晶振和有源晶振。無(wú)源晶振自身無(wú)法振蕩起來(lái),需要借助于時(shí)鐘電路才能產(chǎn)生振蕩信號(hào);有源晶振則是一個(gè)完整的諧振振蕩器。</p><p> 石英晶體振蕩器是利用具有壓電效應(yīng)的石英晶體片(二氧化硅的結(jié)晶體)制成的。晶體諧振的特性的表現(xiàn)在于,當(dāng)外加交變電場(chǎng)作用時(shí),這種石英晶體薄片就會(huì)產(chǎn)生機(jī)械振動(dòng),一旦交變電場(chǎng)的頻率與石英晶體的固有頻率相同,振動(dòng)就變得很強(qiáng)烈。利用這種特性,就可以用石英諧振器取代LC
22、(線圈和電容)諧振回路、濾波器等。由于石英諧振器的優(yōu)點(diǎn)有很多,比如體積小、重量輕、可靠性高、頻率穩(wěn)定度高等,所以常被應(yīng)用于家用電器和通信設(shè)備中。石英諧振器因具有極高的頻率穩(wěn)定性,故可作為諧振元件使用在要求頻率十分穩(wěn)定的振蕩電路中[5]。</p><p> 圖3-1 時(shí)鐘信號(hào)發(fā)生器電路圖</p><p> 由于晶振的頻率大小有很多,如8MHz晶振、11.0592MHz晶振、7.3728M
23、Hz晶振、32.768KHz晶振等等。因?yàn)楸敬卧O(shè)計(jì)需要產(chǎn)生4800Hz的時(shí)鐘信號(hào),因此可以選擇使用頻率為11.0592MHz的晶振來(lái)作為時(shí)鐘信號(hào)源。由于晶振產(chǎn)生的頻率比較大,所以還需進(jìn)行分頻,以得到所需時(shí)鐘信號(hào)。這次設(shè)計(jì)的時(shí)鐘振蕩電路如圖3-1所示。圖3-1中,R1和R2是反饋電阻,通常在幾歐到幾十兆歐間選取,本次設(shè)計(jì)中選取了R1=R2=1K,74LS04起震蕩作用,C1起頻率的微調(diào)作用,它的大小與晶體振蕩器的頻率沒(méi)有關(guān)系,因此,可以隨
24、便取C1的大小,本次設(shè)計(jì)采用了C1為150pF的電容。</p><p> 3.1.2 分頻電路</p><p> 用同一個(gè)時(shí)鐘信號(hào)通過(guò)一定的電路結(jié)構(gòu)轉(zhuǎn)變成不同頻率的時(shí)鐘信號(hào),我們把這個(gè)過(guò)程稱之為分頻。分頻電路的作用是將輸入的高頻信號(hào)轉(zhuǎn)換成較低頻率的信號(hào)。本設(shè)計(jì)利用晶振產(chǎn)生時(shí)鐘信號(hào),然而晶振產(chǎn)生的信號(hào)的頻率是11.0592MHz,不可以直接使用,因此就需要對(duì)初始的時(shí)鐘信號(hào)進(jìn)行分頻,來(lái)產(chǎn)生
25、需要的時(shí)鐘信號(hào),分頻后使其頻率為4800Hz。為了產(chǎn)生頻率為4800Hz的信號(hào),必須對(duì)晶振產(chǎn)生的信號(hào)進(jìn)行11.0592MHz/4800Hz=2304倍分頻。而為了產(chǎn)生2304倍分頻,本次設(shè)計(jì)先用74LS161芯片進(jìn)行分頻,因?yàn)橐粋€(gè)74LS161最多能完成16倍分頻,根據(jù)并行數(shù)據(jù)輸入端,可以完成16倍分頻內(nèi)的任意整數(shù)次分頻,利用這個(gè)特性,本次設(shè)計(jì)先用74LS161芯片對(duì)信號(hào)進(jìn)行9倍分頻,完成9倍分頻后,再利用CD4022B芯片進(jìn)行2304
26、/9=256倍分頻。這樣就能產(chǎn)生4800Hz的基帶位時(shí)鐘信號(hào)了。</p><p> 74LS161芯片作為常用的四位二進(jìn)制可預(yù)置的同步加法計(jì)數(shù)器,具有如下功能:</p><p><b> 1 清零狀態(tài)</b></p><p> /CR端為異步清零端,只要清除端/CR=O,不管時(shí)鐘端狀態(tài)如何,各觸發(fā)器均被清零,計(jì)數(shù)器輸出 Q3Q2Q1Q0
27、=0000。不清零時(shí),應(yīng)使/CR=1。</p><p><b> 2 預(yù)置數(shù)狀態(tài)</b></p><p> 74LS161的預(yù)置是同步的。/LD為預(yù)置數(shù)控制端,當(dāng)/CR為高電平,/LD為低電平時(shí),74LS161工作在預(yù)置數(shù)狀態(tài),在時(shí)鐘脈沖上升沿作用下,可將數(shù)據(jù)端(D0D1D2D3)之?dāng)?shù)據(jù)d0d1d2d3送入計(jì)數(shù)器,把它作為計(jì)數(shù)器的初始狀態(tài),這樣就可以使計(jì)數(shù)器從預(yù)置
28、數(shù)開(kāi)始做加法計(jì)數(shù),不預(yù)置數(shù)時(shí)應(yīng)使/LD=1。</p><p><b> 3 計(jì)數(shù)狀態(tài)</b></p><p> 當(dāng)74LS161工作在計(jì)數(shù)狀態(tài)時(shí)(CTP=CTT=1,/CR=1,/LD=1),在時(shí)鐘的上升沿計(jì)數(shù)值加1,當(dāng)計(jì)數(shù)到Q3Q2Q1Q0=1111時(shí),進(jìn)位輸出CO=1,在下一個(gè)計(jì)數(shù)脈沖的上升沿,計(jì)數(shù)器輸出從1111返回到初始計(jì)數(shù)值,CO由1變0,作為進(jìn)位輸出信
29、號(hào)。74LS161計(jì)數(shù)序列如表3-1所示:</p><p> 表3-1 74LS161計(jì)數(shù)序列圖</p><p> 4.保持(禁止)狀態(tài)</p><p> 在/LD、/CR皆為1時(shí),只要CTT=1,計(jì)數(shù)器就處于保持狀態(tài),且進(jìn)位輸出CO為0;CTT=1,若CTP=0,計(jì)數(shù)器處于保持狀態(tài),進(jìn)位輸出CO也處于保持狀態(tài)。</p><p> 綜
30、上所述,74LS161的功能如表3-2所示: </p><p> 表3-2 74LS161功能表</p><p> 表中,1表示高電平,0表示低電平,↑表示低到高電平跳變,x表示任意。當(dāng)/LD=/LR=CTP=CTT=1時(shí),計(jì)數(shù)器處于計(jì)數(shù)狀態(tài)。隨著CP脈沖上升沿的到來(lái),計(jì)數(shù)器對(duì)CP脈沖進(jìn)行二進(jìn)制加法計(jì)數(shù),每來(lái)一個(gè)CP脈沖,計(jì)數(shù)器加1。當(dāng)計(jì)數(shù)值達(dá)到15時(shí),進(jìn)位輸出CO為1。</p&
31、gt;<p> 74LS161的時(shí)序如圖3-2所示:</p><p> 圖3-2 74LS161的工作時(shí)序</p><p> 圖3-3 9分頻電路圖</p><p> 從3-2的時(shí)序圖中可以看出,將計(jì)數(shù)和預(yù)置功能結(jié)合起來(lái),才能使74LS161實(shí)現(xiàn)9分頻。設(shè)計(jì)數(shù)器處于計(jì)數(shù)狀態(tài),只要D0,D1,D2處于高電平,D3處于低電平,則計(jì)數(shù)器從7開(kāi)始計(jì)數(shù)
32、,而不是從0開(kāi)始計(jì)數(shù),計(jì)數(shù)到15后溢出,CO端輸出高電平信號(hào),經(jīng)74LS04反相后變?yōu)榈碗娖叫盘?hào),加載至/LD端。/LD端為低電平信號(hào),74LS161就工作于預(yù)置模式,開(kāi)始裝載D3,D2,D1,D0的高低電平,輸出0111;一個(gè)時(shí)鐘信號(hào)后,CO端恢復(fù)為低電平信號(hào),/LD端恢復(fù)為高電平,74LS161就又從7開(kāi)始計(jì)數(shù),計(jì)數(shù)至15后再溢出,如此反復(fù)。后從Q3端輸出9分頻后的信號(hào)。圖3-3為9分頻的電路圖。</p><p&
33、gt; 9分頻電路輸出的信號(hào)通過(guò)CD4040來(lái)產(chǎn)生需要的大小為4800Hz頻率的時(shí)鐘信號(hào)。CD4040的引腳圖如圖3-4所示:</p><p> 圖3-4 4040的引腳圖</p><p> CD4040是12位二進(jìn)制串行計(jì)數(shù)器,所有計(jì)數(shù)器位為主從觸發(fā)器。計(jì)數(shù)器在時(shí)鐘下降沿進(jìn)行計(jì)數(shù),CR為高電平時(shí),對(duì)計(jì)數(shù)器進(jìn)行清零。由于在時(shí)鐘輸入端使用斯密特觸發(fā)器,對(duì)脈沖上升和下降時(shí)間無(wú)限制。所有輸
34、入和輸出均經(jīng)過(guò)緩沖。</p><p> 當(dāng)CR為低電平時(shí),4040器件在CP的上升沿進(jìn)行計(jì)數(shù),從 Q1端輸出2分頻信號(hào),從Q2端輸出4分頻信號(hào),從Q3端輸出8分頻信號(hào),從Q4端輸出16分頻信號(hào),從Q5端輸出32分頻信號(hào),從Q6端輸出64分頻信號(hào),從Q7端輸出128分頻信號(hào),從Q8端輸出256分頻信號(hào),從Q9端輸出512分頻信號(hào),從Q10端輸出1024分頻信號(hào),從Q11端輸出2048分頻信號(hào),從Q12端輸出409
35、6分頻信號(hào)。因此,只要將之前的信號(hào)進(jìn)行256倍分頻就可以產(chǎn)生需要的4800Hz信號(hào)。256分頻電路如圖3-5所示。</p><p> 圖3-5 256分頻電路圖</p><p> 圖3-3和3-5兩個(gè)分頻電路可以實(shí)現(xiàn)9*256=2304倍分頻,11.0592MHz的時(shí)鐘信號(hào)經(jīng)過(guò)2304倍分頻后就產(chǎn)生了本次設(shè)計(jì)所需的4800Hz的時(shí)鐘信號(hào)。</p><p> 3
36、.2 m序列發(fā)生器模塊</p><p> 3.2.1反饋移位寄存器構(gòu)造</p><p> 產(chǎn)生偽隨機(jī)序列的方法很多,其中許多是基于m序列的,m序列是由多級(jí)移位寄存器或其它延遲元件通過(guò)反饋產(chǎn)生的最長(zhǎng)的碼序列。m序列作為最常用的一種偽隨機(jī)序列,它是最長(zhǎng)線性反饋移位寄存器序列的簡(jiǎn)稱。由于m序列有很強(qiáng)的規(guī)律性及其偽隨機(jī)特性,因此,在擴(kuò)頻通信及其它領(lǐng)域得到廣泛的應(yīng)用[6-7]。</p>
37、;<p> 產(chǎn)生m序列的移位寄存器的網(wǎng)絡(luò)結(jié)構(gòu)不是隨意的,m序列的周期p也不可以任意取值,當(dāng)移位寄存器的級(jí)數(shù)為n時(shí),必須滿足 ,其結(jié)構(gòu)中的第一級(jí)與n級(jí)之間必須有反饋連接,即反饋系數(shù) 時(shí),才能產(chǎn)生m序列。而如果要設(shè)計(jì)63位m序列發(fā)生器需要用6級(jí)的m序列發(fā)生器,這樣才能設(shè)計(jì)出 p=26-1=63的m序列。</p><p> 移位寄存器的級(jí)數(shù)決定了m序列的最大長(zhǎng)度,而反饋抽頭的位置和數(shù)量決定了碼的結(jié)構(gòu),
38、不同的抽頭組合可以產(chǎn)生不同長(zhǎng)度和不同結(jié)構(gòu)的碼序列,但是有些抽頭組合并不一定能產(chǎn)生最長(zhǎng)周期的碼序列。對(duì)于何種抽頭能產(chǎn)生何種長(zhǎng)度和結(jié)構(gòu)的碼序列,人們進(jìn)行了大量的研究?,F(xiàn)在已經(jīng)得到3100級(jí)m序列發(fā)生器的連接圖和產(chǎn)生的m序列的結(jié)構(gòu)[8]。m序列發(fā)生器的反饋連接圖可查表3-3得到。</p><p> 表3-3常用本原多項(xiàng)式</p><p> 查表得6級(jí)移位寄存器中,可取x6+x+1為本原多項(xiàng)式
39、,6級(jí)移位寄存器連接原理圖如圖3-6所示。</p><p> 圖3-6 6級(jí)移位寄存器連接原理圖</p><p> 設(shè)初始狀態(tài)(a5,a4,a3,a2,a1,a0)=(0,0,0,0,0,1),則在時(shí)鐘脈沖作用下,a5的狀態(tài)輸出作為a4的新?tīng)顟B(tài)值,a3、a2、a1的狀態(tài)依次更新為a4、a3、a2,由a3和a0模2相加產(chǎn)生新的輸入值作為a5的更新值,即新的狀態(tài)更新為(a5,a4,a3,a
40、2,a1,a0)=(1,0,0,0,0,0)。這樣移位63次后又回到了初始狀態(tài)(a5,a4,a3,a2,a1,a0)=(0,0,0,0,0,1)。由寄存器狀態(tài)更新過(guò)程不難看出,若初始狀態(tài)為全“0”,即(a5,a4,a3,a2,a1,a0)=(0,0,0,0,0,0)時(shí),則移位后得到的仍為全“0”狀態(tài)。這就意味著在這種反饋移位寄存器中應(yīng)避免出現(xiàn)全“0”狀態(tài)。</p><p> 3.2.2 m序列的性質(zhì)</p
41、><p> 1 均衡特性(平衡性)</p><p> m序列每一周期中1的個(gè)數(shù)比0的個(gè)數(shù)多1個(gè)。由于p=2n-1為奇數(shù),因而在每一周期中1的個(gè)數(shù)為(p+1)/2=2n-1(偶數(shù)),而0的個(gè)數(shù)為(p-1)/2=2n-1-1(奇數(shù))。本實(shí)驗(yàn)中p=63,1的個(gè)數(shù)為32,0的個(gè)數(shù)為31。當(dāng)p大到一定程度,則在一個(gè)周期中1與0出現(xiàn)的次數(shù)基本相等。 </p><p> 2 游
42、程特性(游程分布的隨機(jī)性) </p><p> 游程即是一個(gè)序列中取值(1或0)相同連在一起的元素的合稱,在一個(gè)游程中元素的個(gè)數(shù)稱為游程長(zhǎng)度。 </p><p> m序列的一個(gè)周期(p=2n-1)中,游程總數(shù)為2n-1。其中長(zhǎng)度為1的游程個(gè)數(shù)占游程總數(shù)的1/2;長(zhǎng)度為2的游程個(gè)數(shù)占游程總數(shù)的1/22=1/4;長(zhǎng)度為3的游程個(gè)數(shù)占游程總數(shù)的1/23=1/8,長(zhǎng)度為4的游程個(gè)數(shù)占游程總數(shù)
43、的1/24=1/16;一般而言,長(zhǎng)度為k的游程個(gè)數(shù)占游程總數(shù)的 1/2k=2-k,其中。而且,在長(zhǎng)度為k游程中,連1游程與連0游程各占一半,長(zhǎng)為n的游程是連1游程,長(zhǎng)為(n-1)的游程是連0游程。</p><p> 3 移位相加特性(線性疊加性) </p><p> 一個(gè)m序列Mp與其經(jīng)任意延遲移位產(chǎn)生的另一不同序列Mr模2相加得到的仍是Mp的某次延遲移位序列Ms,即。</p&g
44、t;<p> 如果將m序列的所有移位碼組構(gòu)成一個(gè)編碼,則該編碼一定是線性循環(huán)碼,由于線性循環(huán)碼的特性可以得到上述的性質(zhì)。</p><p><b> 4 自相關(guān)特性 </b></p><p> m序列具有非常重要的自相關(guān)特性。在m序列中,常常用+1代表0,用-1代表1。此時(shí)定義:設(shè)長(zhǎng)為p的m序列,記作。經(jīng)過(guò)j次移位后,m序列為 ,其中ai+p=ai(
45、以p為周期),以上兩序列的對(duì)應(yīng)項(xiàng)相乘然后相加,利用所得的總和來(lái)衡量一個(gè)m序列與它的j次移位序列之間的相關(guān)程度,并把它叫做m序列(a1,a2,a3,…,ap)的自相關(guān)函數(shù)。記作:</p><p><b> (3-1)</b></p><p> 當(dāng)采用二進(jìn)制數(shù)字0和1代表碼元的可能取值時(shí),有:</p><p><b> (3-2)&
46、lt;/b></p><p><b> (3-3)</b></p><p> 由移位相加特性可知,仍是m序列中的元素,所以上式分子就等于m序列中一個(gè)周期中0的數(shù)目與1的數(shù)目之差。另外由m序列的均衡性可知,在一個(gè)周期中0比1的個(gè)數(shù)少一個(gè),故得A-D=-1(j為非零整數(shù)時(shí))或p(j為零時(shí))。因此得 </p><p><b>
47、(3-4)</b></p><p> m序列的自相關(guān)函數(shù)只有兩種取值(1和-1/p)。R(j)是一個(gè)周期函數(shù),即式中,k=1,2,…,p=(2n-1)為周期。而且R(j)是偶函數(shù),即,其中j=整數(shù)。m序列的自相關(guān)函數(shù)如圖3-7所示:</p><p> 圖3-7 m序列的自相關(guān)函數(shù)</p><p><b> 5偽噪聲特性</b>
48、</p><p> 如果我們對(duì)一個(gè)正態(tài)的白噪聲進(jìn)行采樣,若取樣值為‘+’,則記為1,為‘-’記為0,則構(gòu)成一個(gè)隨機(jī)序列,該隨機(jī)序列有如下性質(zhì):</p><p> ?。?)序列中0、1個(gè)數(shù)出現(xiàn)概率相等。</p><p> ?。?)序列中長(zhǎng)度為1的游程占1/2,長(zhǎng)度為2的游程占1/4,…且長(zhǎng)度為k的游程中,0游程與1游程個(gè)數(shù)相同。</p><p&g
49、t; ?。?)該序列的噪聲功率譜為常數(shù)。</p><p> 可見(jiàn),m序列的性質(zhì)與隨機(jī)噪聲相似,因此稱為偽隨機(jī)序列[9]。</p><p> 真正的隨機(jī)序列是不可重復(fù)的,偽隨機(jī)序列可以任意地重復(fù)。</p><p> 3.2.3 m序列發(fā)生器設(shè)計(jì)</p><p> 我們可以采用D觸發(fā)器來(lái)實(shí)現(xiàn)m序列發(fā)生器所需的移位寄存器。74HC175是四
50、上升沿D觸發(fā)器。采用兩片74HC175就可以實(shí)現(xiàn)6級(jí)移位寄存器,74HC175引腳圖如圖3-8示。</p><p> 圖3-8 74HC175的引腳圖 </p><p> 當(dāng)清除端/CLR為低電平時(shí),輸出端為低電平。D1~D4為數(shù)據(jù)輸入端,為輸出端,為互補(bǔ)輸出端。在時(shí)鐘CLK上升沿作用下,輸出端與數(shù)據(jù)端相一致。當(dāng)CLK為高電平或低電平時(shí),輸出端對(duì)數(shù)據(jù)端沒(méi)有影響。74LS175的功能表如
51、表3-4所示:</p><p> 表3-4 74LS175的功能表</p><p> 表中,H表示高電平,L表示低電平,↑表示低到高電平跳變,X表示任意。</p><p> 將U7的D1作為a5寄存器,D2作為a4寄存器,D3作為a3寄存器,D4作為a2寄存器,U8的D1作為a1寄存器,U8的D0作為a0寄存器。a5寄存器的輸出Q1連接至a4寄存器的輸入D2,
52、同理將Q2連接至D3,將Q3連接至D4,將Q4連接至U8的D1,將U8的Q1(記為Q5)連接至U8的D2,U8的Q2(記為Q6)作為m序列的輸出端;a5寄存器和a0寄存器的輸出模2相加后接至a5寄存器的輸入,即U8的Q2與U7的Q1模二相加后接至U7的D1引腳。為使電路具有自啟動(dòng)特性,即消除全“0”狀態(tài),反饋方程中加全0校正項(xiàng),因此。具有自啟動(dòng)功能的63位m序列發(fā)生器電路如圖3-9所示。</p><p> 該設(shè)
53、計(jì)消除了移位寄存器全是“0”的這種情況。74HC30是一個(gè)八輸入端與非門電路。當(dāng)寄存器狀態(tài)為全0時(shí),74HC175的互補(bǔ)輸出端為邏輯1,74HC30的2,4,5,6,11,12端口全是邏輯1,其8腳輸出為邏輯0;經(jīng)74LS04非門輸出后為邏輯1。當(dāng)全0狀態(tài)時(shí),U4A的輸出為邏輯0,U4B的輸入為邏輯0和邏輯1,所以4070異或門輸出為邏輯1,反饋至a4寄存器的輸入端,消除了全0狀態(tài)。而當(dāng)寄存器狀態(tài)為非全0狀態(tài)時(shí),,所以,符合m序列產(chǎn)生原
54、理,全0消除電路不影響m序列的生成。</p><p> 圖3-9 m序列發(fā)生器</p><p> 3.3 曼切斯特編碼模塊</p><p> 在電信領(lǐng)域,曼切斯特碼作為一種數(shù)據(jù)通訊線性碼,常被用于局域網(wǎng)傳輸,它的每一個(gè)數(shù)據(jù)比特都是由至少一次電壓轉(zhuǎn)換的形式所表示的。曼切斯特編碼因此被認(rèn)為是一種自定時(shí)碼。自定時(shí)意味著數(shù)據(jù)流的精確同步是可行的。每一個(gè)比特都準(zhǔn)確的在一
55、預(yù)先定義時(shí)間時(shí)期的時(shí)間中被傳送。在曼切斯特編碼中,每一位的中間有一跳變,位中間的跳變既作時(shí)鐘信號(hào),又作數(shù)據(jù)信號(hào),就是說(shuō)主要是用在數(shù)據(jù)同步傳輸?shù)囊环N編碼方式[10]。</p><p> 曼切斯特碼的編碼規(guī)則是:在信號(hào)位中電平從低到高跳變表示1,在信號(hào)位中電平從高到低跳變表示0,或者反之,即在信號(hào)位中電平從低到高跳變表示0,在信號(hào)位中電平從高到低跳變表示1。</p><p> 曼切斯特碼的
56、每個(gè)比特位在時(shí)鐘周期內(nèi)只占一半,當(dāng)傳輸“1”時(shí),在時(shí)鐘周期的前一半為高電平,后一半為低電平;而傳輸“0”時(shí)正相反。它的優(yōu)點(diǎn)在于可以保證在每個(gè)碼元的正中間出現(xiàn)一次電平的轉(zhuǎn)換,這種跳變就是位同步信號(hào),這除了可以防止基帶信號(hào)出現(xiàn)連1或連0的現(xiàn)象,也非常有利于對(duì)接收端提取位同步信號(hào)[11]。</p><p> 曼切斯特碼的特征是在傳輸?shù)拿恳晃恍畔⒅卸紟в形煌綍r(shí)鐘,因此一次傳輸可以允許有很長(zhǎng)的數(shù)據(jù)位。</p>
57、;<p> 如果用電平從低到高跳變表示數(shù)字信息1,從高到低跳變表示數(shù)字信息0,當(dāng)所傳輸?shù)臄?shù)字信號(hào)為1 0 1 1 0 0 0 1 1時(shí),曼切斯特碼如表3-5所示:</p><p><b> 表3-5曼切斯特碼</b></p><p> 相應(yīng)波形如圖3-10所示:</p><p> 圖3-10 曼切斯特碼波形圖</p&
58、gt;<p> 在表3-5中,如果時(shí)鐘的正半周記為邏輯1,負(fù)半周記為邏輯0,數(shù)字信息1記為邏輯1,數(shù)字信息0記為邏輯0,則曼切斯特編碼原理可以用表3-6的邏輯值表示:</p><p> 表3-6 曼切斯特編碼原理</p><p> 在實(shí)際的電路設(shè)計(jì)中,可以用異或門來(lái)實(shí)現(xiàn)編碼的設(shè)計(jì)。HCF4070B是集成4個(gè)異或門的芯片,可以實(shí)現(xiàn)邏輯異或運(yùn)算。因此,上述編碼電路過(guò)程中,可
59、以使用HCF4070B芯片來(lái)實(shí)現(xiàn)時(shí)鐘信號(hào)和偽隨機(jī)信號(hào)的異或門。HCF4070B實(shí)現(xiàn)的曼切斯特編碼電路如圖3-11所示:</p><p> 圖3-11 曼切斯特編碼電路圖</p><p><b> 3.4 濾波模塊</b></p><p> 曼切斯特編碼過(guò)程中由于時(shí)鐘信號(hào)有上升時(shí)間和下降時(shí)間導(dǎo)致編碼完的信號(hào)有毛刺,所以要設(shè)計(jì)一個(gè)濾波器來(lái)消除
60、這些毛刺。</p><p> 對(duì)特定頻率的頻點(diǎn)或該頻點(diǎn)以外的頻率進(jìn)行有效濾除的電路,就是濾波器(filter)[12]。濾波本質(zhì)上是從被噪聲畸變和污染了的信號(hào)中提取原始信號(hào)所攜帶的信息的過(guò)程,其功能就是得到一個(gè)特定頻率或消除一個(gè)特定頻率。</p><p> 濾波器特性可以用其頻率響應(yīng)來(lái)描述,按允許通過(guò)信號(hào)的頻段不同,可以分為低通濾波器、高通濾波器、帶通濾波器和帶阻濾波器。四種濾波器各有
61、特點(diǎn)。低通濾波器容許低于截止頻率的低頻信號(hào)通過(guò)。高通濾波器則與低通濾波器相反,高通濾波器容許高于截止頻率的高頻信號(hào)通過(guò)。當(dāng)然,“低”和“高”頻率的含義是相對(duì)于濾波器設(shè)計(jì)者所選擇的截止頻率而言的。而帶通濾波器則是高通濾波器和低通濾波器的組合,是指能通過(guò)某一頻率范圍內(nèi)的頻率分量,同時(shí)將其他范圍的頻率分量衰減到極低水平的濾波器,與帶阻濾波器的概念相對(duì)。在信號(hào)處理中,帶阻濾波器是指能通過(guò)大多數(shù)頻率分量,同時(shí)將某些范圍的頻率分量衰減到極低水平的濾
62、波器。其中點(diǎn)阻濾波器(notch filter)是一種特殊的帶阻濾波器,它的阻帶范圍極小,有著很高的Q因子[13]。</p><p> 本次設(shè)計(jì)是濾除曼切斯特編碼器輸出的毛刺信號(hào),曼切斯特編碼器輸出的是低頻信號(hào),所以需要設(shè)計(jì)一個(gè)低通濾波器來(lái)濾除毛刺信號(hào)。曼切斯特編碼輸出的9600b/s的矩形信號(hào),信號(hào)主瓣寬度9600Hz,因此濾波器的帶寬為9600Hz。</p><p> 一階濾波器在
63、頻率增加一倍(增加octave)時(shí)將信號(hào)強(qiáng)度減弱一半(大約-6dB)。一階濾波器幅度波特圖在截止頻率之下是一條水平線,在截止頻率之上則是一條斜線。在兩者邊界處還有一個(gè)"knee curve"在兩條直線區(qū)域之間平緩轉(zhuǎn)換。二階濾波器頻率增加一倍時(shí)就將信號(hào)強(qiáng)度衰減到最初的四分之一(每倍頻-12dB)。三階和更高階的濾波器也是類似??傊詈髇階濾波器的滾降速率是每倍頻6ndB[14]。</p><p&g
64、t; 利用電容和電感元件的電抗隨頻率的變化而變化的性質(zhì),可以由無(wú)源元件(R、L 和C)組成濾波器。無(wú)源濾波器的優(yōu)點(diǎn)是:電路比較簡(jiǎn)單,不需要直流電源供電,可靠性高;缺點(diǎn)是:通帶內(nèi)的信號(hào)有能量損耗,負(fù)載效應(yīng)比較明顯,使用電感元件時(shí)容易引起電磁感應(yīng),當(dāng)電感L較大時(shí)濾波器的體積和重量都比較大,在低頻域不適用[14]。 無(wú)源元件(一般用R和C和有源器件(如集成運(yùn)算放大器)組成有源濾波器。有源濾波器的優(yōu)點(diǎn)是:通帶內(nèi)的信號(hào)不僅沒(méi)有能量損耗
65、,而且還可以放大,負(fù)載效應(yīng)不明顯,多級(jí)相聯(lián)時(shí)相互影響很小,并且濾波器的體積小、重量輕、不需要磁屏蔽(由于不使用電感元件);缺點(diǎn)是:通帶范圍受有源器件(如集成運(yùn)算放大器)的帶寬限制,需要直流電源供電,可靠性不如無(wú)源濾波器高,在高壓、高頻、大功率的場(chǎng)合不適用[14]。</p><p> 二階有源濾波器是一種信號(hào)檢測(cè)及傳遞系統(tǒng)中常用的基本電路, 也是高階慮波器的基本組成單元。常用二階有源低通濾波器的電路型式有壓控電壓
66、源型、無(wú)限增益多路反饋型和雙二次型。</p><p> 本次設(shè)計(jì)采用壓控電壓源型。它由兩節(jié)RC濾波電路和同相比例放大電路組成,其中運(yùn)放為同相輸入,輸入阻抗很高,輸出阻抗很低,濾波器相當(dāng)于一個(gè)電壓源,故稱電壓控制電壓源電路。其優(yōu)點(diǎn)是電路性能穩(wěn)定、增益容易調(diào)節(jié)。</p><p> 在集成運(yùn)放輸出到集成運(yùn)放同相輸入之間引入一個(gè)負(fù)反饋,在不同的頻段,反饋的極性不相同,當(dāng)信號(hào)頻率f>>f0時(shí)(f
67、0為截止頻率),電路的每級(jí)RC電路的相移趨于-90º,兩級(jí)RC電路的移相到-180º,電路的輸出電壓與輸入電壓的相位相反,故此時(shí)通過(guò)電容C引到集成運(yùn)放同相端的反饋是負(fù)反饋,反饋信號(hào)將起著削弱輸入信號(hào)的作用,使電壓放大倍數(shù)減小,所以該反饋將使二階有源低通濾波器的幅頻特性高頻端迅速衰減,只允許低頻端信號(hào)通過(guò)。其特點(diǎn)是輸入阻抗高,輸出阻抗低。</p><p> 其電路圖如圖3-12所示:</
68、p><p> 圖3-12 低通濾波器電路圖</p><p> 二階RC低通濾波器的傳輸函數(shù)為:</p><p><b> ?。?-5)</b></p><p> 其中,AV為電壓增益,為低通濾波器的截止角頻率,Q為品質(zhì)因數(shù)。圖3-12中所示電路的傳輸函數(shù)的表達(dá)式為:</p><p><b&
69、gt; ?。?-6)</b></p><p> 與表中低通濾波器傳輸函數(shù)的通用表達(dá)式相比較,可得濾波器性能參數(shù)的表達(dá)式為:,和。</p><p> 因?yàn)檩斎肼兴固卮a的時(shí)鐘脈沖信號(hào)為9600Hz,所以選擇截止頻率。一般K值的取值范圍是,且。取定C=0.002uf,算得K=10。由表3-7查得,與AV=2對(duì)應(yīng)的電容值C=C1=0.002uf,當(dāng)K=1時(shí),R1=1.126K、R
70、2=2.250K、R3=6.752K、R4=6.752K。將上列阻值乘以K=10并取標(biāo)稱值,得:R1=11.26K、R2=22.50K、R3=R4=67.52K。</p><p> 表3-7 二階低通濾波器設(shè)計(jì)表</p><p><b> 4制作和調(diào)試</b></p><p> 硬件制作主要分時(shí)鐘電路、線性反饋移位寄存器電路、曼切斯特編碼
71、電路和濾波器電路四個(gè)部分進(jìn)行,首先制作時(shí)鐘電路,需要準(zhǔn)備一個(gè)11.0592M的晶振,兩個(gè)1K電阻,一個(gè)150pF電容,一片74ls04、一片74ls161,一片4022。然后根據(jù)電路原理圖制作時(shí)鐘電路,如圖4-1所示。</p><p> 圖4-1 時(shí)鐘電路模塊</p><p> 由于本次實(shí)驗(yàn)的進(jìn)行256倍分頻的4040芯片的驅(qū)動(dòng)能力不夠,因此首先進(jìn)行256倍分頻,然后用74LS161芯
72、片進(jìn)行9倍分頻。但是在實(shí)踐調(diào)試中,還是不能驅(qū)動(dòng)時(shí)鐘信號(hào),使之導(dǎo)入曼切斯特編碼模塊??紤]到4040是12位二進(jìn)制串行計(jì)數(shù)器,因此調(diào)整分頻倍數(shù),使之進(jìn)行128倍分頻,再引接入一塊74LS161芯片進(jìn)行2倍分頻。這樣就能輸出4800Hz的時(shí)鐘脈沖信號(hào),同時(shí)使m序列發(fā)生器的兩個(gè)SN74HC175正常工作了。</p><p> m序列產(chǎn)生模塊制作需要兩個(gè)SN74HC175芯片,一個(gè)SN74HC30芯片和一個(gè)4070芯片。
73、然后根據(jù)原理圖制作m序列產(chǎn)生電路,如圖4-2所示。</p><p> 圖4-2 m序列發(fā)生模塊</p><p> 曼切斯特編碼模塊電路如圖4-3所示,濾波器模塊電路如圖4-4所示。</p><p> 圖4-3 曼切斯特編碼模塊電路 圖4-4 濾波器模塊電路 </p><p> 硬件
74、制作完成以后需要對(duì)各個(gè)模塊進(jìn)行調(diào)試和測(cè)試。本文使用示波器分別對(duì)時(shí)鐘電路模塊、m序列發(fā)生模塊、曼切斯特編碼模塊以及濾波器模塊進(jìn)行測(cè)試。</p><p> 先用穩(wěn)壓電源輸出5V電源,連接到電路板上,首先測(cè)量時(shí)鐘發(fā)生模塊,示波器的信號(hào)通道CH1接時(shí)鐘電路模塊的輸出端,調(diào)節(jié)示波器,測(cè)得頻率為4.8kHz的位時(shí)鐘信號(hào)如圖4-5所示。</p><p> 圖4-5 時(shí)鐘脈沖信號(hào)</p>
75、<p> 其次測(cè)試m序列發(fā)生模塊,將頻率大小為4.8kHz的位時(shí)鐘信號(hào)作為輸入信號(hào),示波器的CH1、CH2通道分別連接位時(shí)鐘信號(hào)和m序列發(fā)生器的輸出端。測(cè)得m序列信號(hào)如圖4-6所示。由圖可以看出m序列是一個(gè)63位的循環(huán)序列,為01010110011011101101001001110001011110010100011000010000011111。</p><p> 圖4-6 位時(shí)鐘信號(hào)和m序列
76、</p><p> 接著調(diào)試曼切斯特碼,將位時(shí)鐘信號(hào)和63位m序列信號(hào)作為輸入,示波器CH1端接位時(shí)鐘信號(hào),示波器CH2端接m序列信號(hào)的輸出,測(cè)得曼切斯特編碼信號(hào)如圖4-7所示。</p><p> 圖4-7 曼切斯特編碼輸出信號(hào)</p><p><b> 5結(jié)論</b></p><p> 曼徹斯特碼的每個(gè)碼元用兩
77、個(gè)連續(xù)極性相反的脈沖來(lái)表示,因而曼切斯特碼無(wú)直流分量,且具有良好的自同步能力和的抗干擾性能,編碼過(guò)程相對(duì)簡(jiǎn)單,因而在近距離傳輸中得到廣泛應(yīng)用。</p><p> 按照任務(wù)書的要求,首先利用11.0592MHz晶振產(chǎn)生時(shí)鐘脈沖信號(hào),然后利用74LS161實(shí)現(xiàn)9分頻,利用CD4040實(shí)現(xiàn)256分頻,經(jīng)過(guò)2級(jí)分頻電路分頻后得到4800Hz的位時(shí)鐘信號(hào)。在m序列方面,m序列是偽隨機(jī)序列中的一種,m序列是由移位寄存器通過(guò)
78、反饋產(chǎn)生的碼序列,而移位寄存器的級(jí)數(shù),又決定了m序列的周期長(zhǎng)度。因此可以利用兩片74LS175設(shè)計(jì)具有自啟功能的6級(jí)移位寄存器產(chǎn)生63位的m序列,作為曼切斯特編碼器的輸入信號(hào)。分析曼切斯特編碼原理,得到位時(shí)鐘信號(hào)與編碼輸入信號(hào)異或的曼切斯特編碼實(shí)現(xiàn)方法,選擇HCF4070實(shí)現(xiàn)曼切斯特硬件編碼。最后設(shè)計(jì)濾波器對(duì)編碼器輸出的信號(hào)進(jìn)行濾波,得到滿足要求的信號(hào)。測(cè)試結(jié)果表明,用位時(shí)鐘信號(hào)與編碼輸入信號(hào)異或的方法可以實(shí)現(xiàn)曼切斯特編碼。</p
79、><p> 在濾波方面,二階有源低通濾波器電路簡(jiǎn)單,電路性能穩(wěn)定、增益容易調(diào)節(jié),并且選用標(biāo)準(zhǔn)的阻容元件易得。</p><p> 在整個(gè)電路的設(shè)計(jì)過(guò)程中,由于對(duì)m序列的產(chǎn)生和曼切斯特編碼的原理不很清楚,因此走了不少?gòu)澛?,最后在老師和同學(xué)的幫助下,終于完成了本次設(shè)計(jì)。測(cè)試結(jié)果表明,整個(gè)硬件電路可以產(chǎn)生曼切斯特碼。</p><p><b> 致 謝</
80、b></p><p> 時(shí)間過(guò)的飛快,我在浙江萬(wàn)里學(xué)院四年的大學(xué)生活馬上就要結(jié)束了。在此我十分感謝母校為我提供的良好學(xué)習(xí)環(huán)境,使我能夠在此專心學(xué)習(xí),學(xué)校的老師盡心盡責(zé),不僅在學(xué)習(xí)上幫助我,更在思想上和生活上給我無(wú)微不至的關(guān)懷,使我受益良多。</p><p><b> 參考文獻(xiàn)</b></p><p> [1]沈保鎖,侯春萍.現(xiàn)代通信
81、原理[M].北京:國(guó)防工業(yè)出版社,2010,7.</p><p> [2]曹麗娜,樊昌信.通信原理[M].第6版.北京:國(guó)防工業(yè)出版社,2006,1.</p><p> [3]付林,任志平,劉承杰.基于FPGA技術(shù)的曼徹斯特編碼器設(shè)計(jì)[J].現(xiàn)代電子技術(shù),2007,6,17:55~59.</p><p> [4]史敬灼,徐美玉,徐殿國(guó).基于CPLD的Manch
82、ester編碼器與解碼器[J].電氣應(yīng)用,2006,5,25(5):62~68.</p><p> [5]Xiahe huang,Wei Wei,Feng Tan.High-frequency overtonr TCXO based on mixing of dual crystal osillators[J].IEEE Transactions on Ultrasonics,Ferroelectrics,an
83、d Frequency Control,2007,6,54(6):77~82.</p><p> [6]隋曉紅,鐘曉玲.通信原理[M].北京:北京大學(xué)出版社,2007,8.</p><p> [7]曾興雯,吳蕾等.M序列自相關(guān)函數(shù)最大旁瓣的概率分布[J].西安電子科技大學(xué)學(xué)報(bào),2002,1,29(1):71~73.</p><p> [8]甘良才.偽隨機(jī)信號(hào)處
84、理[M].北京:電子工業(yè)出版社,2007,3.</p><p> [9]郭海燕,畢紅軍.MATLAB在偽隨機(jī)碼的生成及仿真中的應(yīng)用[J].北方交通大學(xué)電子信息工程學(xué)院學(xué)報(bào),2004 ,3,21(3):149~152.</p><p> [10]李會(huì)銀.GAL39V18在曼徹斯特編碼數(shù)據(jù)傳輸系統(tǒng)中的應(yīng)用[J].測(cè)井技術(shù),1999,4,23(4): 295.</p><
85、p> [11]高嵩,何寧等.曼徹斯特碼多路數(shù)據(jù)傳輸系統(tǒng)[J].西安工業(yè)學(xué)院學(xué)報(bào),2003,12,23(4):294~297.</p><p> [12]康華光.電子技術(shù)基礎(chǔ)[M].第4版.北京:高等教育出版社,1998,5.</p><p> [13]Potelon,B.Design of Bandpass Filter Based on Hybrid Planar Waveg
86、uide Resonator[J],IEEE Transactions on Microwave Theory and Techniques, 2010, 58(3):57~60.</p><p> [14]傅華明.有源濾波電路設(shè)計(jì)總結(jié)[J].電子技術(shù),2010,6,27(6):35~37.</p><p><b> 附錄1 系統(tǒng)實(shí)物圖</b></p>
87、<p><b> 附錄2 實(shí)驗(yàn)原理圖</b></p><p> 附錄3 畢業(yè)設(shè)計(jì)作品說(shuō)明書</p><p><b> 一、作品名稱</b></p><p> 基于HCF4070B的曼切斯特編碼器設(shè)計(jì)</p><p><b> 二、作品功能</b><
88、/p><p><b> 1、產(chǎn)生曼切斯特碼</b></p><p><b> 三、運(yùn)行環(huán)境</b></p><p> 硬件環(huán)境:自制電路板</p><p><b> 四、操作步驟</b></p><p><b> 1、正確連接電路<
89、/b></p><p><b> 2、接通電源</b></p><p> 3、調(diào)節(jié)電位器,調(diào)節(jié)輸出信號(hào)幅度</p><p><b> 五、注意事項(xiàng)</b></p><p> 1、正確使用測(cè)量?jī)x器的接地端。凡是低端接機(jī)殼的電子儀器進(jìn)行測(cè)量,一起的接地就應(yīng)和電路的接地端連在一起,否則引入的
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于hcf4070b的曼切斯特編碼器設(shè)計(jì)【畢業(yè)論文】
- 基于hcf4070b的曼切斯特編碼器設(shè)計(jì)[開(kāi)題報(bào)告]
- 基于hcf4070b的曼切斯特編碼器設(shè)計(jì)[任務(wù)書]
- 基于fpga的曼徹斯特編碼器設(shè)計(jì)【畢業(yè)論文】
- 基于fpga的曼徹斯特編碼器的設(shè)計(jì)畢業(yè)論文
- 基于fpga的曼徹斯特編碼器的設(shè)計(jì)-畢業(yè)論文
- pcm編碼器畢業(yè)論文
- 基于mips的h.264編碼器設(shè)計(jì)及優(yōu)化研究【畢業(yè)論文】
- 卷積碼編碼器及viterbi譯碼器的設(shè)計(jì)-畢業(yè)論文
- 測(cè)控技術(shù)與儀器 畢業(yè)論文范文——1553b編碼器的設(shè)計(jì)與實(shí)現(xiàn)
- 切斯特曼翻譯倫理之透視.pdf
- 畢業(yè)設(shè)計(jì)---基于fpga的曼徹斯特編碼器的設(shè)計(jì)
- 基于fpga的adpcm編碼器設(shè)計(jì)
- 基于眾核平臺(tái)的hevc高清實(shí)時(shí)編碼器的優(yōu)化與實(shí)現(xiàn)——畢業(yè)論文
- 數(shù)據(jù)結(jié)構(gòu)課程設(shè)計(jì)---哈夫曼編碼器
- 數(shù)據(jù)結(jié)構(gòu)課程設(shè)計(jì)---哈夫曼編碼器
- 基于FPGA的JPEG編碼器設(shè)計(jì).pdf
- 基于FPGA的視頻編碼器設(shè)計(jì).pdf
- 基于FPGA的視頻編碼器的設(shè)計(jì).pdf
- 基于cpugpu的h.264編碼器并行編碼設(shè)計(jì)
評(píng)論
0/150
提交評(píng)論