版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、<p> 本科畢業(yè)設計(論文)開題報告</p><p> 題目: 無源喚醒有源待機低功耗RFID系統(tǒng)分析與設計</p><p> 課 題 類 型: 設計 實驗研究□ 論文□ </p><p> 學 生 姓 名: </p><p> 學 號: </p><p>
2、 專 業(yè) 班 級: </p><p> 教 學 單 位: </p><p> 指 導 教 師: </p><p> 開 題 時 間: </p><p> 年 月 日</p><p><b> 開題報告內容與要求</b>&l
3、t;/p><p> 一、畢業(yè)設計(論文)內容及研究意義(價值)</p><p> 射頻識別技術是近年來發(fā)展極為迅速的一種利用射頻通信實現的非接觸式自動識別技術。目前,它在理論研究和實際應用方面都有著重要地位,已經被世界公認為21世紀十大重要技術之一。它采用無線電和雷達技術,利用空間電磁感應或者電磁傳播來實現無接觸信息傳遞并達到識別對象的目的。RFID技術目前廣泛應用于物流、公共交通、門禁控
4、制等,具有很好的發(fā)展空間。</p><p> 本課題在對現有RFID系統(tǒng)研究的基礎上,將傳統(tǒng)有源標簽喚醒信號檢測機制進行無源化,利用讀寫器發(fā)射的能量對標簽進行喚醒,實現標簽待機低功耗,克服了傳統(tǒng)有源標簽待機功耗較大以及傳統(tǒng)無源標簽通信距離短的問題。 本課題討論的RFID系統(tǒng)主要由讀寫器和標簽組成,喚醒信號和收發(fā)信號可工作在同頻和異頻模式。其中標簽工作模式為:標簽首先處于待機模式,標簽收到信號首先由無源喚醒模塊進
5、行驗證,當驗證通過無源喚醒打開電源開關喚醒有源模塊進行通信,通信結束后關掉電源開關,標簽進入待機模式。待機模式電池不對標簽有源器件供電,在待機功耗與器件漏電流量級相同并忽略漏電流的情況下,功耗可視為零。</p><p> 二、畢業(yè)設計(論文)研究現狀和發(fā)展趨勢(文獻綜述)</p><p> 射頻識別(I強D)技術是近年來發(fā)展非常迅速的一門新技術,利用射頻信號自動識別目標對象并獲取相關信
6、息,依靠電磁藕合原理交換能量與數據信息。英文全稱Radio Frequency Identification,RFID技術的起源于雷達技術的發(fā)展和應用,早在在上世紀30年代,美國陸軍和海軍都面臨著在陸地、海上和空中對目標的識別的問題。1937年,美國海軍研究試驗室(U.S.Naval Research Laboratory(NRL))開發(fā)了敵我識別系統(tǒng)(Identification Friend.or.Foe(IFF)system),來
7、將盟軍的飛機與敵方的飛機區(qū)別開來,并且成為早期RFID技術萌芽。</p><p> RFID技術涉及信息、制造、材料等諸多高技術領域,涵蓋無線通信、芯片設計與制造、天線設計與制造、標簽封裝、系統(tǒng)集成、信息安全等技術。一些國家和國際跨國公司都在加速推動RFID技術的研發(fā)和應用進程。RFID技術發(fā)展的潛力與應用空間,被認為是21世紀的最有發(fā)展前途的信息技術之一。</p><p> RFID
8、讀寫器產品類型較多,部分先進產品可以實現多協(xié)議兼容。中國已經推出了系列RFID讀寫器產品,小功率讀寫模塊已達到國外同類水平,大功率讀寫模塊和讀寫器片上系統(tǒng)(SoC)尚處于研發(fā)階段。</p><p> 在RFID技術發(fā)展的應用系統(tǒng)集成和數據管理平臺等方面,某些國際組織提出基于RFID的應用體系架構,各大軟件廠商也在其產品中提供了支持RFID的服務及解決方案,相關的測試和應用推廣工作正在進行中。中國在RFID應用架
9、構、公共服務體系、中間件、系統(tǒng)集成以及信息融合和測試工作等方面取得了初步成果,建立國家RFID測試中心已經被列入科技發(fā)展規(guī)劃。</p><p> 中國已經將RFID技術應用于鐵路車號識別、身份證和票證管理、動物標識、特種設備與危險品管理、公共交通以及生產過程管理等多個領域。RFID技術發(fā)展趨勢:在未來的幾年中,RFID技術將繼續(xù)保持高速發(fā)展的勢頭。電子標簽、讀寫器、系統(tǒng)集成軟件、公共服務體系、標準化等方面都將取
10、得新的進展。隨著關鍵技術的不斷進步,RFID產品的種類將越來越豐富,應用和衍生的增值服務也將越來越廣泛。</p><p> RFID芯片設計與制造技術的發(fā)展趨勢是芯片功耗更低,作用距離更遠,讀寫速度與可靠性更高,成本不斷降低。芯片技術將與應用系統(tǒng)整體解決方案緊密結合。</p><p> RFID標簽封裝技術將和印刷、造紙、包裝等技術結合,導電油墨印制的低成本標簽天線、低成本封裝技術將促
11、進RFID標簽的大規(guī)模生產,并成為未來一段時間內決定產業(yè)發(fā)展速度的關鍵因素之一。</p><p> RFID讀寫器設計與制造的發(fā)展趨勢是讀寫器將向多功能、多接口、多制式,并向模塊化、小型化、便攜式、嵌入式方向發(fā)展。同時,多讀寫器協(xié)調與組網技術將成為未來發(fā)展方向之一。</p><p> RFID技術與條碼、生物識別等自動識別技術,以及與互聯(lián)網、通信、傳感網絡等信息技術融合,構筑一個無所不
12、在的網絡環(huán)境。海量RFID信息處理、傳輸和安全對RFID的系統(tǒng)集成和應用技術提出了新的挑戰(zhàn)。RFID系統(tǒng)集成軟件將向嵌入式、智能化、可重組方向發(fā)展,通過構建RFID公共服務體系,將使RFID信息資源的組織、管理和利用更為深入和廣泛。</p><p> RFID技術的發(fā)展趨勢:</p><p> 1、成本與價格:今后RFID技術的發(fā)展將主要集中在如何降低RFID標簽的價格。標簽價格越低,
13、其應用越廣泛。</p><p> 2、標準:RFID技術標準的完善和推廣,以EPCglobal推出的EPC第二代標準將成為主流標準。目前,EPC第二代標準已經獲得RFID業(yè)界的認可,而且有望成為國際標準。</p><p> 3、RFID中間件和應用軟件的發(fā)展:中間件用來收集和過濾來自于多個RFID讀寫器的數據,并把有用的數據傳輸給應用軟件系統(tǒng)。應用軟件系統(tǒng)負責射頻識別數據的處理和應用。
14、軟件的發(fā)展趨勢是如何快速處理超大量的RFID數據,以及如何將RFID處理功能與現有的ERP等系統(tǒng)綜合在一起。</p><p> 4、“物聯(lián)網”(Intemet ofthings)的建設:“物聯(lián)網”的概念是由EPCglobal提出來的。它將把世界上萬事萬物用互聯(lián)網連接起來。今后,世界上的任何物品將有一個獨一無二的RFID識別碼。根據這個RFID識別碼,我們將可以在互聯(lián)網上找到它所標示的產品的有關信息。</p
15、><p> 5、RFID與其它技術結合使用:人們從單純供應鏈的意義上來考慮RFID技術的應用,如沃爾瑪式的應用,到如今,RFID技術應用的方式正趨多樣化,融入了傳感器、GPS、(3IS、移動通信等技術。RFID標簽不僅能應用于液體、金屬等環(huán)境,甚至可以整合溫度傳感器、GPS等模塊。</p><p> 三、畢業(yè)設計(論文)研究方案及工作計劃(含工作重點與難點及擬采用的途徑)目前,RFID的研
16、究和應用都得到了前所未有的發(fā)展,與此同時業(yè)界也遇到了有源標簽成本高、電池壽命短而無源標簽作用距離近等技術瓶頸。本設計所要解決的問題就是在對現有的RFID系統(tǒng)研究的基礎上,將傳統(tǒng)有源標簽喚醒信號檢測機制進行無源化,利用讀寫器發(fā)射的能量對標簽進行喚醒,實現標簽待機低功耗,客服了傳統(tǒng)有源標簽待機功耗較大以及傳統(tǒng)無源標簽通信距離短的問題。本設計就針對有源標簽功耗高,電池壽命十分有限的問題,采用無源喚醒有源的工作方式解決了傳統(tǒng)有源標簽周期性喚醒檢
17、測模式帶來的待機功耗問題</p><p> 此設計對于一切在嚴酷環(huán)境中工作,很難或根本無法更換電池的標簽;標簽讀寫不頻繁長時間處于待機狀態(tài),但對標簽作用距離、數據率有相對高的要求環(huán)境有很廣闊的前景,例如在交通運輸業(yè)、列車調度、物流配送等領域。針對標簽無源喚醒模塊和有源模塊進行改進。無源喚醒模塊主要集中在電磁能量轉換效率和內部工作功耗問題,以盡可能提高喚醒距離。有源部分主要集中在電池開關的設計和其他有源模塊的設計
18、力求小的工作功耗,進一步提高標簽電池壽命。</p><p><b> 工作重點與難點:</b></p><p> 有源RFID標簽結構;</p><p> 無源RFID標簽結構;</p><p> 無源喚醒模塊和開關的設計;</p><p> 如何將有源進行無源化;</p>
19、<p> 解決功耗大和通信距離短的問題;</p><p> 無源喚醒有源待機低功耗RFID系統(tǒng)的實現;</p><p><b> 設計方案:</b></p><p> 無源喚醒有源待機低功耗RFID系統(tǒng)</p><p> 設計(論文)工作進度計劃:</p><p> 1-3
20、周:查閱資料,熟悉課題,寫開題報告</p><p> 4-5周:熟悉具體實現技術途徑</p><p> 6-9周: 電路總體方案設計</p><p> 10-12周:修改電路,實現基本功能</p><p> 13-14周:各種材料的總結,實驗結果的分析</p><p> 15-16周:畢業(yè)論文的撰寫</
21、p><p> 17周:畢業(yè)論文的修改</p><p><b> 18周:準備答辯 </b></p><p> 四、主要參考文獻(不少于10篇,期刊類文獻不少于7篇,應有一定數量的外文文獻,至少附一篇引用的外文文獻(3個頁面以上)及其譯文)</p><p> [1] 周曉光,王曉華.射頻識另J(RFID)技術原理與應用
22、實例[M].北京:人民郵電出版社,2006</p><p> [2] 曾強,歐陽字,王潼主.無線射頻識別與電子標簽[M].北京:中國經濟出版社,2005</p><p> [3] 吳克利,王洪洋,韋大成.RFID系統(tǒng)以及在節(jié)能模式下操作該系統(tǒng)的方法[P].2008</p><p> [4]蔣皓石,張成,林嘉宇。無線射頻識別技術及其應用和發(fā)展趨勢[J].<
23、/p><p> [5]車文毅,閏娜,閡昊.一種支持無線充電的半有源射頻識別標簽[P].中國專利,1996352A,2007</p><p> [6]董麗華.RFID技術與應用[M].北京:電子工業(yè)出版社,2008</p><p> [7]Harley Kent Heinrich,Brewster,Vijay Pillai,White Plains.RFID tag
24、 having combined battery and passive power source[M].United States Patent.6,944,424 B2,2005</p><p> [8]Harvey Lehpamer.RFID design principles[M].Boston:Artech House,2008</p><p> [9]葉里莎,RFID技術的
25、應用[J].通信技術,2007,(12):14-16</p><p> [10]王曉華;周曉光;孫百生;超高頻射頻識別讀寫器設計[J]電子測量技術;2007</p><p> [11] 郎為民.射頻識別(RFID)技術原理與應用[M].機械工業(yè)出版社,2006 </p><p> [12] 游戰(zhàn)清等著.無線射頻識別技術(RFID)理論與應用[M].電子工業(yè)出版
26、社,2004 </p><p> [13] 游戰(zhàn)清等著.無線射頻識別技術(RFID)規(guī)劃與實施[M].電子工業(yè)出版社,2005 </p><p> [14]趙軍輝編著.射頻識別技術與應用[M].機械工業(yè)出版社,2008年5月</p><p> [15]慈新新,王蘇濱,王碩編著.無線射頻識別(RFID)系統(tǒng)技術與應用[M].北京:人民郵電出版社.2007年7月&
27、lt;/p><p> [16]Intemational Standard Organization and International Electro Technical Commission.ISO/IEC FCD 1 8000-7[J].2003</p><p> [17]MAX4625.MAXIM Corporation[J], 2001</p><p>
28、[18]Atmega8 AVR microcontroller.Atmel Corporation, 2007,</p><p> [19]MLX90121 13.56MHz RFID Transceiver.Melexis Corporation[J], 2006,</p><p> [20]MLX90129 13.56MHz Sensor tag IC.Melexis Corpor
29、ation[J], 2008,</p><p> [21]Development kit for the MLX90121 transceiver User Manual.Melexis Corporation[J], 2007</p><p> [22]International Standard Organization and International Electro Tech
30、nical Commission.ISO/IEC FCD 15693[J].1995</p><p> [23] 陶玉芬.RFID技術應用展望[J]. 電腦應用技術, 2007,(01)</p><p> [24]李南. RFID無線射頻識別技術應用探析[J]. 激光雜志,2009,(06).</p><p> [25]周寧武. RFID技術應用中的瓶頸及應對
31、策略[J]. 商場現代化,2008,(30) .</p><p> [26]張有光,唐長虹. ISO/IEC RFID技術標準概述[J]. 中國標準化,2008,(03)</p><p><b> 外文文獻</b></p><p> The ATmega8 is a low-power CMOS 8-bit microcontroller
32、 based on the AVR RISCarchitecture. By executing powerful instructions in a single clock cycle, the ATmega8 achieves throughputs approaching 1 MIPS per MHz, allowing the system designer to optimize power consumption vers
33、us processing speed.</p><p> The AVR core combines a rich instruction set with 32 general purpose working registers.All the 32 registers are directly connected to the Arithmetic Logic Unit (ALU), allowing t
34、wo independent registers to be accessed in one single instruction executed in one clock cycle. The resulting architecture is more code efficient while achieving throughputs up to ten times faster than conventional CISC m
35、icrocontrollers.</p><p> The ATmega8 provides the following features: 8K bytes of In-System Programmable Flash with Read-While-Write capabilities, 512 bytes of EEPROM, 1K byte of SRAM, 23 general purpose I/
36、O lines, 32 general purpose working registers, three flexible Timer/Counters with compare modes, internal and external interrupts, a serial programmable USART, a byte oriented Two-wire Serial Interface, a 6-channel ADC (
37、eight channels in TQFP and MLF packages) where four (six) channels have 10-bit accuracy and two cha</p><p> The device is manufactured using Atmel’s high density non-volatile memory technology.The Flash Pro
38、gram memory can be reprogrammed In-System through an SPI serial interface, by a conventional non-volatile memory programmer, or by an On-chip boot program running on the AVR core. The boot program can use any interface t
39、o download the application program in the Application Flash memory. Software in the Boot Flash Section will continue to run while the Application Flash Section is updated, providing </p><p> The ATmega8 AVR
40、 is supported with a full suite of program and system development tools, including C compilers, macro assemblers, program debugger/simulators, In-Circuit Emulators, and evaluation kits.</p><p> Pin Descript
41、ions:</p><p> VCC: Digital supply voltage.</p><p> GND: Ground.</p><p> Port B (PB7..PB0) XTAL1/XTAL2/TOSC1/TOSC2:Port B is an 8-bit bi-directional I/O port with internal pull-up
42、 resistors (selected for eachbit). The Port B output buffers have symmetrical drive characteristics with both high sink and source capability. As inputs, Port B pins that are externally pulled low will source current if
43、the pull-up resistors are activated. The Port B pins are tri-stated when a reset condition becomes active, even if the clock is not running.Depending on the clock selection f</p><p> TOSC2..1 input for the
44、Asynchronous Timer/Counter2 if the AS2 bit in ASSR is set.</p><p> Port C (PC5..PC0) :Port C is an 7-bit bi-directional I/O port with internal pull-up resistors (selected for each bit). The Port C output bu
45、ffers have symmetrical drive characteristics with both high sink and source capability. As inputs, Port C pins that are externally pulled low will source current if the pull-up resistors are activated. The Port C pins ar
46、e tri-stated when a resetcondition becomes active, even if the clock is not running.</p><p> PC6/RESET: If the RSTDISBL Fuse is programmed, PC6 is used as an I/O pin. Note that the electrical characteristic
47、s of PC6 differ from those of the other pins of Port C.If the RSTDISBL Fuse is unprogrammed, PC6 is used as a Reset input. A low level on this pin for longer than the minimum pulse length will generate a Reset, even if t
48、he clock is not running. The minimum pulse length is given in Table 15 on page 36. Shorter pulses are not guaranteed to generate a Reset.</p><p> Port D (PD7..PD0): Port D is an 8-bit bi-directional I/O por
49、t with internal pull-up resistors (selected for each bit). The Port D output buffers have symmetrical drive characteristics with both high sink and source capability. As inputs, Port D pins that are externally pulled low
50、 will source current if the pull-up resistors are activated. The Port D pins are tri-stated when a resetcondition becomes active, even if the clock is not running.</p><p> RESET :Reset input. A low level on
51、 this pin for longer than the minimum pulse length will generate a reset, even if the clock is not running. The minimum pulse length is given in Table 15 on page 36. Shorter pulses are not guaranteed to generate a reset.
52、</p><p> AVCC: AVCC is the supply voltage pin for the A/D Converter, Port C (3..0), and ADC (7..6). Itshould be externally connected to VCC, even if the ADC is not used. If the ADC is used,it should be conn
53、ected to VCC through a low-pass filter. Note that Port C (5..4) use digitalsupply voltage, VCC.</p><p> AREF: AREF is the analog reference pin for the A/D Converter.</p><p> ADC7..6 (TQFP and
54、MLF Package Only):In the TQFP and MLF package, ADC7..6 serve as analog inputs to the A/D converter.These pins are powered from the analog supply and serve as 10-bit ADC channels.</p><p><b> Features:&
55、lt;/b></p><p> ? High-performance, Low-power AVR® 8-bit Microcontroller</p><p> ? Advanced RISC Architecture</p><p> – 130 Powerful Instructions – Most Single-clock Cycle
56、 Execution</p><p> – 32 x 8 General Purpose Working Registers</p><p> – Fully Static Operation</p><p> – Up to 16 MIPS Throughput at 16 MHz</p><p> – On-chip 2-cycl
57、e Multiplier</p><p> ? Nonvolatile Program and Data Memories</p><p> – 8K Bytes of In-System Self-Programmable Flash</p><p> Endurance: 10,000 Write/Erase Cycles</p><p
58、> – Optional Boot Code Section with Independent Lock Bits</p><p> In-System Programming by On-chip Boot Program</p><p> True Read-While-Write Operation</p><p> – 512 Bytes EE
59、PROM</p><p> Endurance: 100,000 Write/Erase Cycles</p><p> – 1K Byte Internal SRAM</p><p> – Programming Lock for Software Security</p><p> ? Peripheral Features<
60、;/p><p> – Two 8-bit Timer/Counters with Separate Prescaler, one Compare Mode</p><p> – One 16-bit Timer/Counter with Separate Prescaler, Compare Mode, and Capture</p><p><b>
61、Mode</b></p><p> – Real Time Counter with Separate Oscillator</p><p> – Three PWM Channels</p><p> – 8-channel ADC in TQFP and MLF package</p><p> Six Channel
62、s 10-bit Accuracy</p><p> Two Channels 8-bit Accuracy</p><p> – 6-channel ADC in PDIP package</p><p> Four Channels 10-bit Accuracy</p><p> Two Channels 8-bit Accur
63、acy</p><p> – Byte-oriented Two-wire Serial Interface</p><p> – Programmable Serial USART</p><p> – Master/Slave SPI Serial Interface</p><p> – Programmable Watchdo
64、g Timer with Separate On-chip Oscillator</p><p> – On-chip Analog Comparator</p><p> ? Special Microcontroller Features</p><p> – Power-on Reset and Programmable Brown-out Detect
65、ion</p><p> – Internal Calibrated RC Oscillator</p><p> – External and Internal Interrupt Sources</p><p> – Five Sleep Modes: Idle, ADC Noise Reduction, Power-save, Power-down, a
66、nd</p><p><b> Standby</b></p><p> ? I/O and Packages</p><p> – 23 Programmable I/O Lines</p><p> – 28-lead PDIP, 32-lead TQFP, and 32-pad MLF</p>
67、<p> ? Operating Voltages</p><p> – 2.7 - 5.5V (ATmega8L)</p><p> – 4.5 - 5.5V (ATmega8)</p><p> ? Speed Grades</p><p> – 0 - 8 MHz (ATmega8L)</p><
68、;p> – 0 - 16 MHz (ATmega8)</p><p> ? Power Consumption at 4 Mhz, 3V, 25°C</p><p> – Active: 3.6 mA</p><p> – Idle Mode: 1.0 mA</p><p> – Power-down Mode: 0
69、.5 μA</p><p><b> 譯文</b></p><p> ATmega8是基于增強的AVR RISC結構的低功耗8位CMOS微控制器。由于其先進的指令集以及單時鐘周期指令執(zhí)行時間, ATmega8 的數據吞吐率高達1 MIPS/MHz,從而可以緩減系統(tǒng)在功耗和處理速度之間的矛盾。</p><p> AVR 內核具有豐富的指令集
70、和32 個通用工作寄存器。所有的寄存器都直接與算邏單元(ALU) 相連接,使得一條指令可以在一個時鐘周期內同時訪問兩個獨立的寄存器。這種結構大大提高了代碼效率,并且具有比普通的CISC 微控制器最高至10 倍的數據吞吐率。</p><p> ATmega8 有如下特點:8K 字節(jié)的系統(tǒng)內可編程Flash( 具有同時讀寫的能力,即RWW),512 字節(jié) EEPROM,1K 字節(jié) SRAM,32 個通用I/O 口線
71、,32 個通用工作寄存器,三個具有比較模式的靈活的定時器/ 計數器(T/C), 片內/ 外中斷,可編程串行USART,面向字節(jié)的兩線串行接口, 10 位6 路 (8 路為TQFP 與MLF 封裝)ADC,具有片內振蕩器的可編程看門狗定時器,一個SPI 串行端口,以及五種可以通過軟件進行選擇的省電模式。工作于空閑模式時CPU 停止工作,而SRAM、T/C、 SPI 端口以及中斷系統(tǒng)繼續(xù)工作;掉電模式時晶體振蕩器停止振蕩,所有功能除了中斷和
72、硬件復位之外都停止工作;在省電模式下,異步定時器繼續(xù)運行,允許用戶保持一個時間基準,而其余功能模塊處于休眠狀態(tài); ADC 噪聲抑制模式時終止CPU 和除了異步定時器與ADC 以外所有I/O 模塊的工作,以降低ADC 轉換時的開關噪聲; Standby 模式下只有晶體或諧振振蕩器運行,其余</p><p> 功能模塊處于休眠狀態(tài),使得器件只消耗極少的電流,同時具有快速啟動能力。</p><p&
73、gt; 本芯片是以Atmel 高密度非易失性存儲器技術生產的。片內ISP Flash 允許程序存儲器通過ISP 串行接口,或者通用編程器進行編程,也可以通過運行于AVR 內核之中的引導程序進行編程。引導程序可以使用任意接口將應用程序下載到應用Flash存儲區(qū)(ApplicationFlash Memory)。在更新應用Flash存儲區(qū)時引導Flash區(qū)(Boot Flash Memory)的程序繼續(xù)運行,實現了RWW 操作。 通過將8
74、 位RISC CPU 與系統(tǒng)內可編程的Flash 集成在一個芯片內,ATmega8 成為一個功能強大的單片機,為許多嵌入式控制應用提供了靈活而低成本的解決方案。</p><p> ATmega8 具有一整套的編程與系統(tǒng)開發(fā)工具,包括:C 語言編譯器、宏匯編、 程序調試器/ 軟件仿真器、仿真器及評估板。</p><p><b> 引腳說明:</b></p>
75、;<p> VCC: 數字電路的電源。</p><p><b> GND: 地。</b></p><p> 端口B(PB7..PB0)XTAL1/XTAL2/TOSC1/TOSC2:端口B 為8 位雙向I/O 口,具有可編程的內部上拉電阻。其輸出緩沖器具有對稱的驅動特性,可以輸出和吸收大電流。作為輸入使用時,若內部上拉電阻使能,端口被外部電路拉低時
76、將輸出電流。在復位過程中,即使系統(tǒng)時鐘還未起振,端口B 處于高阻狀態(tài)。通過時鐘選擇熔絲位的設置, PB6 可作為反向振蕩放大器或時鐘操作電路的輸入端。通過時鐘選擇熔絲位的設置PB7 可作為反向振蕩放大器的輸出端。若將片內標定RC 振蕩器作為芯片時鐘源,且ASSR 寄存器的AS2 位設置,PB7..6 作為異步 T/C2 的TOSC2..1 輸入端。</p><p> 端口C(PC5..PC0): 端口C 為7
77、位雙向I/O 口,具有可編程的內部上拉電阻。其輸出緩沖器具有對稱的驅動特性,可以輸出和吸收大電流。作為輸入使用時,若內部上拉電阻使能,端口被外部電路拉低時將輸出電流。在復位過程中,即使系統(tǒng)時鐘還未起振,端口C 處于高阻狀態(tài)。</p><p> PC6/RESET :若RSTDISBL 熔絲位編程, PC6 作為I/O 引腳使用。注意PC6 的電氣特性與端口C 的其他引腳不同若RSTDISBL 熔絲位未編程,PC
78、6 作為復位輸入引腳。持續(xù)時間超過最小門限時間的低電平將引起系統(tǒng)復位。門限時間見P35Table 15 。持續(xù)時間小于門限時間的脈沖不能保證可靠復位。</p><p> 端口D(PD7..PD0) :端口D為8位雙向I/O口,具有可編程的內部上拉電阻。其輸出緩沖器具有對稱的驅動特性,可以輸出和吸收大電流。作為輸入使用時,若內部上拉電阻使能,則端口被外部電路拉低時將輸出電流。在復位過程中,即使系統(tǒng)時鐘還未起振,端
79、口D 處于高阻狀態(tài)。</p><p> RESET: 復位輸入引腳。持續(xù)時間超過最小門限時間的低電平將引起系統(tǒng)復位。門限時間見 P35Table 15 。持續(xù)時間小于門限時間的脈沖不能保證可靠復位。</p><p> AVCC:AVCC 是A/D轉換器、端口C (3..0) 及ADC (7..6) 的電源。不使用ADC時,該引腳應直接與VCC 連接。使用ADC 時應通過一個低通濾波器與
80、VCC 連接。注意,端口C (5..4) 為數字電源,VCC。</p><p> AREF: A/D 的模擬基準輸入引腳。ADC7..6(TQFP 與MLF 封裝) TQFP與MLF封裝的ADC7..6作為A/D轉換器的模擬輸入。為模擬電源 且作為10位ADC通道。</p><p><b> 產品特性:</b></p><p> ? 高性
81、能、低功耗的 8 位AVR® 微處理器</p><p> ? 先進的RISC 結構</p><p> – 130 條指令 – 大多數指令執(zhí)行時間為單個時鐘周期</p><p> – 32個8 位通用工作寄存器</p><p><b> – 全靜態(tài)工作</b></p><p>
82、– 工作于16 MHz 時性能高達16 MIPS</p><p> – 只需兩個時鐘周期的硬件乘法器</p><p> ? 非易失性程序和數據存儲器</p><p> – 8K 字節(jié)的系統(tǒng)內可編程Flash</p><p> 擦寫壽命: 10,000 次</p><p> – 具有獨立鎖定位的可選Boot 代
83、碼區(qū)</p><p> 通過片上Boot 程序實現系統(tǒng)內編程</p><p><b> 真正的同時讀寫操作</b></p><p> – 512 字節(jié)的EEPROM</p><p> 擦寫壽命: 100,000 次</p><p> – 1K字節(jié)的片內SRAM</p>&l
84、t;p> – 可以對鎖定位進行編程以實現用戶程序的加密</p><p><b> ? 外設特點</b></p><p> – 兩個具有獨立預分頻器8 位定時器/ 計數器, 其中之一有比較功能</p><p> – 一個具有預分頻器、比較功能和捕捉功能的16 位定時器/ 計數器</p><p> – 具有獨
85、立振蕩器的實時計數器RTC</p><p><b> – 三通道PWM</b></p><p> – TQFP與MLF 封裝的8 路ADC</p><p> 8 路10 位ADC</p><p> – PDIP封裝的6 路ADC</p><p> 8 路10 位ADC</p>
86、<p> – 面向字節(jié)的兩線接口</p><p> – 兩個可編程的串行USART</p><p> – 可工作于主機/ 從機模式的SPI 串行接口</p><p> – 具有獨立片內振蕩器的可編程看門狗定時器</p><p><b> – 片內模擬比較器</b></p><p
87、> ? 特殊的處理器特點</p><p> – 上電復位以及可編程的掉電檢測</p><p> – 片內經過標定的RC 振蕩器</p><p> – 片內/ 片外中斷源</p><p> – 5種睡眠模式: 空閑模式、ADC 噪聲抑制模式、省電模式、掉電模式及Standby 模式</p><p><
88、;b> ? I/O 和封裝</b></p><p> – 23個可編程的I/O 口</p><p> – 28引腳PDIP 封裝,32 引腳TQFP 封裝,32 引腳MLF 封裝</p><p><b> ? 工作電壓</b></p><p> – 2.7 - 5.5V (ATmega8L)&
89、lt;/p><p> – 4.5 - 5.5V (ATmega8)</p><p><b> ? 速度等級</b></p><p> – 0 - 8 MHz (ATmega8L)</p><p> – 0 - 16 MHz (ATmega8)</p><p> ? 4 Mhz 時功耗, 3V
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 無源喚醒有源待機低功耗RFID系統(tǒng)分析與設計.pdf
- 低功耗單片有源RFID系統(tǒng)設計與實現.pdf
- 無源時差定位系統(tǒng)分析與設計.pdf
- 網上購物系統(tǒng)分析與設計畢業(yè)設計
- 無源UHF RFID標簽芯片低壓低功耗電源系統(tǒng)設計與實現.pdf
- 低功耗RFID系統(tǒng)的設計與實現.pdf
- 畢業(yè)設計電子商務系統(tǒng)分析與設計
- 波導物流銷售系統(tǒng)分析與設計【開題報告】
- 基于無源RFID標簽的低功耗溫度傳感器設計.pdf
- 超高頻無源RFID物理設計與低功耗時鐘樹綜合.pdf
- 采用無源喚醒方式的有源RFID系統(tǒng)的研究和實現.pdf
- 人事管理系統(tǒng)分析與設計畢業(yè)設計(論文)
- 企業(yè)生產管理系統(tǒng)分析與設計畢業(yè)設計
- 信息管理系統(tǒng)設計畢業(yè)設計--就業(yè)系統(tǒng)分析與設計
- 有源RFID標簽的低功耗策略.pdf
- 無源RFID標簽芯片的低功耗電源管理系統(tǒng).pdf
- 基于MSP430低功耗有源雙頻RFID標簽設計.pdf
- 無源UHF RFID標簽基帶處理器的低功耗設計實現.pdf
- 開題報告高校志愿服務管理系統(tǒng)分析與設計
- 教材交換系統(tǒng)分析與設計開題報告.doc
評論
0/150
提交評論