2.4ghz低電壓低功耗cmos低噪聲放大器的設計_第1頁
已閱讀1頁,還剩82頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、24GHzLowVoltageLowPowerCMOSLowNoiseAmplifierDesignAThesisSubmittedtoSoutheastUniversityFortheAcademicDegreeofMasterofEngineeringBYLiuHangjiSupervisedbyProfessorLIZhi—qunandSeniorEngineerDINGGuo—huaSchoolofSoftwareEnginee

2、ringSoutheastUniversityMar2014摘要摘要無線傳感器網(wǎng)絡(WirelessSensorNetwork)經(jīng)過多年的發(fā)展,現(xiàn)已成為二十一世紀最具影響力的技術之一。無線傳感器網(wǎng)絡以一種全新的方式對信息進行獲取和處理,它主要包括集成傳感器、微型機電系統(tǒng)和網(wǎng)絡。射頻收發(fā)模塊作為無線傳感器網(wǎng)絡節(jié)點的重要組成部分,其研究價值較高。在對低功耗要求愈來愈高的今天,低噪聲放大器(LowNoiseAmplifierLNA)作為射頻收

3、發(fā)芯片的第一級電路,其性能的優(yōu)劣,將決定著整個射頻系統(tǒng)的成敗。本次設計是基于臺積電(TSMC)018JmaRFCMOS工藝,設計一款應用于無線傳感網(wǎng)絡射頻收發(fā)芯片的lV低功耗的低噪聲放大器。本文在給出LNA設計指標和基本原理的基礎上,比較了LNA的各種常用的電路結(jié)構,采用輸入匹配簡單、功耗低、穩(wěn)定性好的共柵級聯(lián)結(jié)構,并結(jié)合亞閾值區(qū)技術以降低對電源電壓的要求,實現(xiàn)低電壓工作。通過采用電容交叉耦合技術來增強跨導(踟一boosted),以及自

4、行設計了大感值差分電感來減小芯片面積。論文給出了電路設計、前仿真、版圖設計和后仿真,后仿真結(jié)果表明,在1V電源電壓下和244GHz工作頻率上,LNA功耗為O9mW,提供1748dB和192dB兩檔電壓增益:高增益和低增益模式的噪聲系數(shù)分別為43dB和68dB,輸入ldB壓縮點分別為一27dBm和一13dBm。本文設計的低電壓低功耗低噪聲放大器滿足WSN射頻前端的要求,可以應用到WSN射頻收發(fā)系統(tǒng)中。關鍵訶:低電壓,低功耗,低噪聲放大器,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論