版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、Y953098後旦次學(xué)碩士學(xué)位論文學(xué)校代碼:10246學(xué)號:032021063單片集成CMOS8021lb分?jǐn)?shù)分頻頻率綜合器院專姓系:信息科學(xué)與工程學(xué)院業(yè):微電子學(xué)與固體電子學(xué)名:沈維倫指導(dǎo)教師:洪志良教授完成日期:2006年5月11日AbstractBasedonthefrequencysynthesizerinwirelessLANRFtransceiverthisthesismakesadetailedresearchanddis
2、cussiononthedesignofCMOSfrequencysynthesizerfromsystem,circuitandtheoptimizationofthePLLlooppointofviewrespectivelyFirst,inthepartofsystemdesign,thespecificationanalysis,thedefinitionofarchitectureandthePLLdesignprocedur
3、eareintroducedThen,inthepartofcircuitdesign,themostdifficultbuildingblocksinthefrequencysynthesizerareexhaustivelydiscussedOptimizationoflowpowerlownoiseonchipLCVCOisdiscussedComparedwithpreviouslyproposedcircuitandtheor
4、eticallyanalysismethodinthehighfrequencydivideby一2,anewdesigntechniqueisproposedbasedOilthelargesignalcircuitanalysisThecalculationresultscangiveaneffectivetheoreticallyguidelineanditagreeswellwithmeasurementresultsInord
5、ertoprovideenoughLOswingtotheup/downmixers,LObuffersmustbedesignedIdeasandadesignexamplearepresentedafterdiscussingthetheoryofhighfrequencyamplifierAmodifiedphaseswitchingtechniqueisproposedforthedualmodulusprescalertosi
6、mplifythecircuit’scomplexityandmeanwhilespursduetothemismatchinphaseswitchingisquantitativelyanalyzedFurthermore,thedynamicsandphasenoiseoptimizationoftheintegerNandfractional—NPLLarequantitativelyanalyzed,respectivelyIn
7、theanalysis,wefocusonthetwomostimportantparameters:chargepumpcurrentandPLLopenloopbandwidthFinallyaccordingtothe80211bspecification,afullyintegratedfractionalNfrequencysynthesizerhasbeenimplementedandalsointegratedwithre
8、ceiverandtransmittertealizeanRFtransceiverinSMIC018pmCMOStechnologyKeywordsfrequencysynthesizerwirelessLANRFtransceiverquadratureLO,IEEE80211a/big,highfrequencydivideby2,LObufferphasenoise,phaselockedloop,EAmodulatorfull
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- CMOS寬帶分?jǐn)?shù)分頻頻率綜合器的研究與設(shè)計.pdf
- 2~2.4ghz分?jǐn)?shù)分頻頻率綜合器設(shè)計
- 射頻收發(fā)機中分?jǐn)?shù)分頻頻率綜合器研究設(shè)計.pdf
- 寬帶分?jǐn)?shù)分頻頻率綜合器中電荷泵和分頻器設(shè)計.pdf
- 2.4ghz寬環(huán)路帶寬分?jǐn)?shù)分頻頻率綜合器研究與設(shè)計
- 低雜散小數(shù)分頻頻率綜合器研究.pdf
- 一種帶有自適應(yīng)頻率校準(zhǔn)的分?jǐn)?shù)分頻頻率綜合器的設(shè)計.pdf
- 射頻接收機中分?jǐn)?shù)分頻頻率綜合器的研究與設(shè)計.pdf
- 分?jǐn)?shù)分頻頻率綜合器中噪聲折疊問題的研究與電路設(shè)計.pdf
- 一種星載應(yīng)答機用分?jǐn)?shù)分頻頻率綜合器設(shè)計.pdf
- 24 GHz FMCW雷達收發(fā)機中分?jǐn)?shù)分頻頻率綜合器的研究與設(shè)計.pdf
- 寬帶低噪聲小數(shù)分頻頻率綜合器的研究與設(shè)計.pdf
- 低電壓CMOS分?jǐn)?shù)分頻鎖相環(huán)頻率綜合器關(guān)鍵技術(shù)研究.pdf
- 應(yīng)用于短距離器件的帶頻率自校準(zhǔn)分?jǐn)?shù)分頻頻率綜合器的研究與設(shè)計.pdf
- 應(yīng)用于短距離器件的帶頻率自校準(zhǔn)分?jǐn)?shù)分頻頻率綜合器的設(shè)計和研究.pdf
- 超高頻RFID閱讀器中ΔΣ小數(shù)分頻頻率綜合器的優(yōu)化設(shè)計.pdf
- 應(yīng)用于射頻無線通信系統(tǒng)的多模分?jǐn)?shù)分頻頻率綜合器的設(shè)計和研究.pdf
- 高精度、分?jǐn)?shù)分頻CMOS集成鎖相環(huán)電路設(shè)計.pdf
- 小數(shù)分頻頻率合成器研究與實現(xiàn).pdf
- 小數(shù)分頻頻率合成器相位噪聲建模研究.pdf
評論
0/150
提交評論