已閱讀1頁,還剩59頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、低密度校驗(LDPC)碼是一種基于圖和迭代譯碼的信道編碼方案,性能非常接近Shannon極限且實現(xiàn)復(fù)雜度低,具有很強的糾錯抗干擾能力,更能適應(yīng)未來系統(tǒng)高速數(shù)據(jù)傳輸和高性能的要求。盡管由于LDPC碼重新研究的時間較晚和第3代移動通信標準失之交臂,但基于LDPC編碼的方案極有可能成為4G移動通信系統(tǒng)的應(yīng)用方案。目前,低復(fù)雜度的LDPC碼編譯碼器的硬件實現(xiàn)一直是LDPC碼研究的熱點問題之一。 本文主要針對LDPC碼編碼器與譯碼器的硬件
2、實現(xiàn)進行了研究。首先對LDPC碼定義和Tanner圖表示以及LDPC碼構(gòu)造方法進行了系統(tǒng)地介紹,重點分析準循環(huán)LPDC碼。其次對LDPC碼編碼算法進行研究,并分析幾種編碼算法的復(fù)雜度,BP譯碼算法和最小和譯碼算法進行了詳細研究,最小和譯碼算法可以簡化校驗節(jié)點的計算復(fù)雜度,以便于硬件實現(xiàn)。最后針對選定的編譯碼方案進行了硬件設(shè)計。本文采用了模塊化設(shè)計,在對各個模塊進行設(shè)計的基礎(chǔ)上提出了一些改進的方案,在編碼器的設(shè)計中,改進了常用的移位寄存器
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- LDPC碼編譯碼器的原理及其硬件實現(xiàn).pdf
- LDPC碼編譯碼器的設(shè)計與實現(xiàn).pdf
- 多元LDPC碼高速編譯碼器研究.pdf
- LDPC碼高效編譯碼器設(shè)計與FPGA實現(xiàn).pdf
- LDPC碼的高速編譯碼器設(shè)計及FPGA實現(xiàn).pdf
- 基于FPGA的Turbo碼編譯碼器的硬件實現(xiàn).pdf
- 數(shù)字電視中的RS譯碼器及LDPC編譯碼器設(shè)計與硬件實現(xiàn).pdf
- 偽隨機LDPC碼的編譯碼器設(shè)計及FPGA實現(xiàn).pdf
- 準循環(huán)LDPC碼的編譯碼器設(shè)計及FPGA實現(xiàn).pdf
- 基于FPGA的多元LDPC碼編譯碼器設(shè)計與實現(xiàn).pdf
- QC-LDPC碼的編譯碼器設(shè)計.pdf
- 基于fpga的多元ldpc碼編譯碼器設(shè)計與實現(xiàn)
- LDPC碼迭代譯碼器的FPGA實現(xiàn).pdf
- RS碼硬件譯碼器的實現(xiàn).pdf
- LDPC碼譯碼器的研究與實現(xiàn).pdf
- 基于迭代系統(tǒng)的LDPC碼編譯碼器的設(shè)計與實現(xiàn).pdf
- 高速率LDPC編譯碼器的FPGA實現(xiàn).pdf
- LDPC碼譯碼器FPGA實現(xiàn)研究.pdf
- 基于FPGA的LDPC碼譯碼器的實現(xiàn).pdf
- 高速率LDPC編譯碼器設(shè)計與實現(xiàn).pdf
評論
0/150
提交評論