版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、目的: 分析用于磁共振譜儀的數(shù)據(jù)傳輸方法,結(jié)合當(dāng)前先進(jìn)的嵌入式技術(shù),研究將基于PowerPC的Linux嵌入式系統(tǒng)應(yīng)用于磁共振潛儀的方法與技術(shù)。研制基于PowerPC嵌入式Linux網(wǎng)絡(luò)通信系統(tǒng),實(shí)現(xiàn)核磁共振譜儀、控制計(jì)算機(jī)和數(shù)據(jù)采集發(fā)送模塊之間的高速數(shù)據(jù)傳輸。 材料與方法: 本系統(tǒng)是以IBM/AMCC公司的PowerPC(Performance Optimized With Enhanced RISC PC,簡
2、稱PowerPC)架構(gòu)的嵌入式處理器為硬件核心,以嵌入式Linux操作系統(tǒng)為軟件平臺(tái)的嵌入式網(wǎng)絡(luò)通信解決方案。采用TCP/IP協(xié)議為網(wǎng)絡(luò)通信協(xié)議實(shí)現(xiàn)控制計(jì)算機(jī)與譜儀的網(wǎng)絡(luò)通信,運(yùn)用雙端口存儲(chǔ)器DPRAM(Dual Port SRAM,簡稱DPRAM)實(shí)現(xiàn)網(wǎng)絡(luò)通信系統(tǒng)與數(shù)據(jù)采集發(fā)送模塊之間的高速數(shù)據(jù)交換。硬件系統(tǒng)采用基于PowerPC的Bubinga電路板架構(gòu),主要由運(yùn)行頻率為266MHz的32位PowerPC405EP處理器、256MB
3、的SDRAM、NOR Flash、三星公司64MB的NAND Flash、雙端口存儲(chǔ)器DPRAM、LXT972以太網(wǎng)控制器、100Mbps以太網(wǎng)接口和RS232串行接口等模塊構(gòu)成。軟件開發(fā)環(huán)境采用裝有Windows XP的PC作為主機(jī),在VMware虛擬機(jī)中運(yùn)行RedHat Linux9.0操作系統(tǒng)。交叉編譯工具采用德國DENX軟件中心提供的基于PowerPC嵌入式Linux交叉編譯環(huán)境ELDK4.1(Embedded Link Dev
4、elopment Kit,簡稱ELDK)。軟件系統(tǒng)主要由用于系統(tǒng)引導(dǎo)的U-Boot-1.1.3、嵌入式Linux-2.6操作系統(tǒng)內(nèi)核、雙端口存儲(chǔ)器DPRAM驅(qū)動(dòng)程序、Linux根文件系統(tǒng)、網(wǎng)絡(luò)通信服務(wù)程序構(gòu)成。 結(jié)果: 本項(xiàng)研究采用PowerPC嵌入式處理器和嵌入式Linux操作系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)了用于磁共振譜儀的網(wǎng)絡(luò)通信系統(tǒng)。經(jīng)過一系列成像和極端測(cè)試后,結(jié)果表明系統(tǒng)傳輸速度達(dá)到100Mbps,傳輸性能穩(wěn)定、可靠、安全,傳輸實(shí)
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的高速數(shù)據(jù)傳輸?shù)脑O(shè)計(jì)與實(shí)現(xiàn).pdf
- 螺旋CT高速數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速數(shù)據(jù)傳輸控制卡的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速網(wǎng)卡數(shù)據(jù)傳輸?shù)难芯颗c實(shí)現(xiàn).pdf
- 基于HSDCD的高速數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速多通道數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- HDMI高速數(shù)據(jù)傳輸研究與設(shè)計(jì).pdf
- 基于FPGA的高速串行數(shù)據(jù)傳輸?shù)脑O(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于CameraLink接口的高速數(shù)據(jù)傳輸系設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于PCIe總線高速數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高速數(shù)據(jù)傳輸測(cè)試系統(tǒng)的設(shè)計(jì)與研究.pdf
- 無線數(shù)據(jù)傳輸模塊的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于PCIE總線的高速數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于PCI Express接口的高速數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于CPCI的高速數(shù)據(jù)傳輸卡設(shè)計(jì).pdf
- 測(cè)控通信中高速數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- fpga與c8051f高速數(shù)據(jù)傳輸?shù)脑O(shè)計(jì)與實(shí)現(xiàn)
- 短波高速數(shù)據(jù)傳輸中均衡器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的高速數(shù)據(jù)傳輸及存儲(chǔ)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于ACE的數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論