基于過采樣技術(shù)的Σ-Δ音頻ADC設(shè)計(jì).pdf_第1頁(yè)
已閱讀1頁(yè),還剩77頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、本文采用TOP-DOWN正向設(shè)計(jì)方法,從定義規(guī)格-芯片定義-系統(tǒng)設(shè)計(jì)-具體模塊設(shè)計(jì)(電路設(shè)計(jì)/RTL代碼編寫)-電路仿真-版圖繪制至流片測(cè)試,最終完成16位∑-△音頻ADC的設(shè)計(jì)?!?△調(diào)制器是∑-△ADC的核心部分,決定了整個(gè)轉(zhuǎn)換器所能達(dá)到的精度和帶寬。本文首先討論了∑-△ADC的基本工作原理,并對(duì)∑-△調(diào)制器原理、結(jié)構(gòu)進(jìn)行了詳細(xì)的討論,并對(duì)調(diào)制器系統(tǒng)設(shè)計(jì)如調(diào)制器的體系結(jié)構(gòu)和參數(shù)的選取,結(jié)合性能要求和行為級(jí)仿真確定了三階單環(huán)路級(jí)聯(lián)全差

2、分開關(guān)電容實(shí)現(xiàn)、過采樣比為128、3bit(7級(jí)電平)量化的∑-△調(diào)制結(jié)構(gòu)。然后對(duì)調(diào)制器關(guān)鍵電路如采樣開關(guān)、運(yùn)算放大器、CMFB電路、兩相非重疊時(shí)鐘產(chǎn)生電路、帶隙基準(zhǔn)源、比較器、量化器等電路進(jìn)行了較為詳細(xì)的討論并給出了相應(yīng)的電路和仿真結(jié)果。接下來是數(shù)字抽取濾波器的設(shè)計(jì),包括CIC抽取濾波器、半帶濾波器、FIR濾波器等模塊的參數(shù)提取、具體實(shí)現(xiàn)方式等作了較為詳細(xì)的討論并給出了相應(yīng)的仿真結(jié)果和綜合結(jié)果。最后給出了芯片后端設(shè)計(jì):利用Design

3、 Compiler進(jìn)行電路綜合、利用Astro進(jìn)行布局布線、利用PrimeTime進(jìn)行靜態(tài)時(shí)序分析、利用NC Simulator進(jìn)行后仿以及相應(yīng)的芯片測(cè)試(流片回來)。 最終,該芯片在TSMC采用1P/5M(單層多晶,5層金屬),0.18um、N阱、CMOS標(biāo)準(zhǔn)工藝流片成功。整個(gè)芯片面積為1.20mm2,功耗為16.9mW,模擬電源為3.3V,數(shù)字電源為1.8V,當(dāng)在工作頻率為5.6448MHz,以128倍過采樣比,以44.1K

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論